參數(shù)資料
型號: ICS671M-06IT
英文描述: 3.3 VOLT ZERO DELAY, LOW SKEW BUFFER
中文描述: 3.3伏零延遲,低偏移的緩沖區(qū)
文件頁數(shù): 4/6頁
文件大?。?/td> 133K
代理商: ICS671M-06IT
3.3 V
OLT
Z
ERO
D
ELAY
, L
OW
S
KEW
B
UFFER
MDS 671-06 D
4
Revision 050405
Integrated Circuit Systems
l
525 Race Street, San Jose, CA 95126
l
tel (408) 297-1201
l
www.icst.com
ICS671-06
AC Electrical Characteristics
VDD = 3.3 V ±5%
,
Ambient Temperature -40 to +85
°
C, C
LOAD
at CLK = 15 pF, unless stated otherwise
Parameter
Symbol
Conditions
Note 1: With CLKIN = 100MHz, FBIN to CLKA4, all outputs at 100 MHz.
Note 2: When there is no clock signal present at CLKIN, the ICS671-06 will enter power down mode. The
PLL is stopped and the outputs are tri-state.
Note 3: With VDD at a steady rate and valid clocks at CLKIN and FBIN.
Output High Voltage
Output Low Voltage
Output High Voltage,
CMOS level
Operating Supply Current
V
OH
V
OL
V
OH
I
OH
= -12 mA
I
OL
= 12 mA
I
OH
= -12 mA
2.4
V
V
V
0.4
VDD-0.4
IDD
No Load, S2 = 1, S1 = 1,
Note 1
CLKIN = 0, S2 = 0, S1 = 1
CLKIN = 0, Note 2
Each output
S2, S1, FBIN
35
mA
Power Down Supply
Current
IDD
12
12
±50
5
μ
A
μ
A
mA
pF
Short Circuit Current
Input Capacitance
I
OS
C
IN
Parameter
Symbol
Conditions
Min.
Typ.
Max.
Units
Min.
Typ.
Max.
Units
Input Clock Frequency
Output Clock Frequency
Output Rise Time
Output Fall Time
Output Clock Duty Cycle
Device to Device Skew
Output to Output Skew
Input to Output Skew
f
IN
See table on page 2
See table on page 2
0.8 to 2.0 V, CL = 30 pF
2.0 to 0.8 V, CL = 30 pF
Measured at VDD/2
Rising edges at VDD/2
Rising edges at VDD/2
Rising edges at VDD/2, FBIN to
CLKA4, S1 = 1, S0 = 1, Note 1
10
10
133
133
2.5
2.5
55
700
200
±250
MHz
MHz
ns
ns
%
ps
ps
ps
t
OR
t
OF
t
DC
45
50
Maximum Absolute JItter
Cycle to Cycle Jitter
130
200
200
200
100
1.0
ps
ps
ps
ps
ms
30 pF, measured at 66.67M
15 pF, measured at 66.67M
15 pF, measured at 133.33M
Note 3
PLL Lock Time
相關(guān)PDF資料
PDF描述
ICS671-15 ZERO DELAY, LOW SKEW BUFFER
ICS671G-15 ZERO DELAY, LOW SKEW BUFFER
ICS671G-15T ZERO DELAY, LOW SKEW BUFFER
ICS672M-01 QuadraClock⑩ Quadrature Delay Buffer
ICS672M-01T QuadraClock⑩ Quadrature Delay Buffer
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS672-01 制造商:ICS 制造商全稱:ICS 功能描述:QuadraClock⑩ Quadrature Delay Buffer
ICS672M-01 功能描述:IC DELAY BUFFER QUADRACLK 16SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS672M-01LF 功能描述:IC DELAY BUFFER QUADRACLK 16SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS672M-01LFT 功能描述:IC DELAY BUFFER QUADRACLK 16SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS672M-01T 功能描述:IC DELAY BUFFER QUADRACLK 16SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG