參數(shù)資料
型號(hào): ICS558G-01LF
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 時(shí)鐘及定時(shí)
英文描述: 558 SERIES, LOW SKEW CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16
封裝: 4.40 MM, 0.65 MM PITCH, ROHS COMPLIANT, MO-153, TSSOP-16
文件頁(yè)數(shù): 2/6頁(yè)
文件大?。?/td> 178K
代理商: ICS558G-01LF
ICS558-01
PECL/CMOS TO CMOS CLOCK DRIVER
PECL CLOCK DRIVER
IDT / ICS PECL/CMOS TO CMOS CLOCK DRIVER
2
ICS558-01
REV D 072806
Pin Assignment
Input Clock Selection
Tri-State Table
Output Divide Selection
Pin Descriptions
12
1
11
2
10
3
9
S0
4
S1
5
VDDP
6
VDDC
7
PECLIN
8
PECLIN
CLK1
CLK2
CLK3
GND
CLK4
OE1
CMOSIN
GND
16
15
14
13
OE0
SELPECL
16-pin 173 Mil (0.65mm) TSSOP
SELPECL
Input
0CMOSIN
1
PECLIN
OE1 OE0
CLK 1
CLK 2, 3, 4
0
Tri-state
0
1
Clock ON
Tri-state
1
0
Tri-state
Clock ON
1
Clock ON
S1
S0
Output Divide
00
/1
01
/2
10
/3
11
/4
Pin
Number
Pin
Name
Pin Type
Pin Description
1
S0
Input
Select 0 for output divider. See table above. Internal pull-up to VDDP.
2
S1
Input
Select 1 for output divider. See table above. Internal pull-up to VDDP.
3
VDDP
Power
Connect to +3.3 V or +5 V. Decouple to pin 6.
4
PECLIN
Clock Input
PECL input. Connect to ground if not used.
5
PECLIN
Clock Input
Complimentary PECL input. Connect to ground if not used.
6
GND
Power
Connect to ground.
7
CMOSIN
Clock Input
CMOS input. Connect to ground if not used.
8
OE0
Input
Output Enable 0. See table above. Internal pull-up to VDDP.
9
OE1
Input
Output Enable 1. See table above. Internal pull-up to VDDP.
10
GND
Power
Connect to ground.
11
CLK4
Output
Low skew clock output.
12
CLK3
Output
Low skew clock output.
13
CLK2
Output
Low skew clock output.
14
CLK1
Output
Low skew clock output.
15
VDDC
Power
Connect to +2.5 V, +3.3 V, or +5 V. Decouple to pin 10.
16
SELPECL
Input
Selects PECL or CMOS input. See table above. Internal pull-up to
VDDP.
相關(guān)PDF資料
PDF描述
ICS558G-02 LOW SKEW CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16
ICS558G-02LF LOW SKEW CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16
ICS558G-02LFT LOW SKEW CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16
ICS570BIT 570 SERIES, PLL BASED CLOCK DRIVER, 2 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8
ICS570MLFT 570 SERIES, PLL BASED CLOCK DRIVER, 2 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS558G-01LFT 功能描述:IC CLK BUFF DVDR MUX 2:4 16TSSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘緩沖器,驅(qū)動(dòng)器 系列:ClockBlocks™ 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ICS558G-01T 功能描述:IC CLK BUFF DVDR MUX 2:4 16TSSOP RoHS:否 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘緩沖器,驅(qū)動(dòng)器 系列:ClockBlocks™ 標(biāo)準(zhǔn)包裝:1 系列:HiPerClockS™ 類型:扇出緩沖器(分配),多路復(fù)用器 電路數(shù):1 比率 - 輸入:輸出:2:18 差分 - 輸入:輸出:是/無(wú) 輸入:CML,LVCMOS,LVPECL,LVTTL,SSTL 輸出:LVCMOS,LVTTL 頻率 - 最大:250MHz 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應(yīng)商設(shè)備封裝:32-TQFP(7x7) 包裝:- 其它名稱:800-1923-6
ICS558G-02 功能描述:IC CLK BUFF DIVIDER 1:4 16-TSSOP RoHS:否 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘緩沖器,驅(qū)動(dòng)器 系列:ClockBlocks™ 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ICS558G-02T 功能描述:IC CLK BUFF DIVIDER 1:4 16-TSSOP RoHS:否 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘緩沖器,驅(qū)動(dòng)器 系列:ClockBlocks™ 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ICS570 制造商:ICS 制造商全稱:ICS 功能描述:Multiplier and Zero Delay Buffer