參數(shù)資料
型號: EPM7128AETC144-10
廠商: Altera
文件頁數(shù): 35/64頁
文件大?。?/td> 0K
描述: IC MAX 7000 CPLD 128 144-TQFP
產(chǎn)品變化通告: Bond Wire Change 4/Sept/2008
標準包裝: 180
系列: MAX® 7000A
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 10.0ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 8
宏單元數(shù): 128
門數(shù): 2500
輸入/輸出數(shù): 100
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 144-LQFP
供應商設備封裝: 144-TQFP(20x20)
包裝: 托盤
其它名稱: 544-1205
40
Altera Corporation
MAX 7000A Programmable Logic Device Data Sheet
Table 21. EPM7128AE External Timing Parameters
Symbol
Parameter
Conditions
Speed Grade
Unit
-5
-7
-10
Min
Max
Min
Max
Min
Max
tPD1
Input to non-
registered output
C1 = 35 pF
5.0
7.5
10
ns
tPD2
I/O input to non-
registered output
C1 = 35 pF
5.0
7.5
10
ns
tSU
Global clock setup
time
3.3
4.9
6.6
ns
tH
Global clock hold time (2)
0.0
ns
tFSU
Global clock setup
time of fast input
2.5
3.0
ns
tFH
Global clock hold time
of fast input
0.0
ns
tCO1
Global clock to output
delay
C1 = 35 pF
1.0
3.4
1.0
5.0
1.0
6.6
ns
tCH
Global clock high time
2.0
3.0
4.0
ns
tCL
Global clock low time
2.0
3.0
4.0
ns
tASU
Array clock setup time (2)
1.8
2.8
3.8
ns
tAH
Array clock hold time
0.2
0.3
0.4
ns
tACO1
Array clock to output
delay
C1 = 35 pF
1.0
4.9
1.0
7.1
1.0
9.4
ns
tACH
Array clock high time
2.0
3.0
4.0
ns
tACL
Array clock low time
2.0
3.0
4.0
ns
tCPPW
Minimum pulse width
for clear and preset
2.0
3.0
4.0
ns
tCNT
Minimum global clock
period
5.2
7.7
10.2
ns
fCNT
Maximum internal
global clock frequency
192.3
129.9
98.0
MHz
tACNT
Minimum array clock
period
5.2
7.7
10.2
ns
fACNT
Maximum internal
array clock frequency
192.3
129.9
98.0
MHz
相關(guān)PDF資料
PDF描述
TC650AGVUATR IC TEMP SNSR/DC FAN CNTRLR 8MSOP
RCB106DHFT-S621 EDGECARD 212PS .050 SMD W/O PST
XCR3032XL-5PC44C IC ISP CPLD 32 MCELL3.3V 44-PLCC
TC650ACVUATR IC TEMP SNSR/DC FAN CNTRLR 8MSOP
TC650BEVUATR IC TEMP SNSR/DC FAN CNTRLR 8MSOP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7128AETC144-10N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128AETC144-5 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128AETC144-5N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128AETC1447 制造商:Altera Corporation 功能描述:
EPM7128AETC144-7 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100