tSU Register setup time 1.4" />
參數資料
型號: EPM3128ATC100-7
廠商: Altera
文件頁數: 28/46頁
文件大?。?/td> 0K
描述: IC MAX 3000A CPLD 128 100-TQFP
產品變化通告: Bond Wire Change 4/Sept/2008
標準包裝: 270
系列: MAX® 3000A
可編程類型: 系統(tǒng)內可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數目: 8
宏單元數: 128
門數: 2500
輸入/輸出數: 80
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 100-TQFP
供應商設備封裝: 100-TQFP(14x14)
包裝: 托盤
產品目錄頁面: 603 (CN2011-ZH PDF)
其它名稱: 544-1165
34
Altera Corporation
MAX 3000A Programmable Logic Device Family Data Sheet
tSU
Register setup time
1.4
2.1
2.9
ns
tH
Register hold time
0.6
1.0
1.3
ns
tRD
Register delay
0.8
1.2
1.6
ns
tCOMB
Combinatorial delay
0.5
0.9
1.3
ns
tIC
Array clock delay
1.2
1.7
2.2
ns
tEN
Register enable time
0.7
1.0
1.3
ns
tGLOB
Global control delay
1.1
1.6
2.0
ns
tPRE
Register preset time
1.4
2.0
2.7
ns
tCLR
Register clear time
1.4
2.0
2.7
ns
tPIA
PIA delay
1.4
2.0
2.6
ns
tLPA
Low–power adder
4.0
5.0
ns
Table 22. EPM3256A External Timing Parameters
Symbol
Parameter
Conditions
Speed Grade
Unit
–7
–10
Min
Max
Min
Max
tPD1
Input to non–registered
output
C1 = 35 pF (2)
7.5
10
ns
tPD2
I/O input to non–registered
output
C1 = 35 pF (2)
7.5
10
ns
tSU
Global clock setup time
5.2
6.9
ns
tH
Global clock hold time
0.0
ns
tCO1
Global clock to output
delay
C1 = 35 pF
1.0
4.8
1.0
6.4
ns
tCH
Global clock high time
3.0
4.0
ns
tCL
Global clock low time
3.0
4.0
ns
tASU
Array clock setup time
2.7
3.6
ns
tAH
Array clock hold time
0.3
0.5
ns
tACO1
Array clock to output delay C1 = 35 pF (2)
1.0
7.3
1.0
9.7
ns
tACH
Array clock high time
3.0
4.0
ns
tACL
Array clock low time
3.0
4.0
ns
tCPPW
Minimum pulse width for
clear and preset
3.0
4.0
ns
Table 21. EPM3128A Internal Timing Parameters (Part 2 of 2)
Note (1)
Symbol
Parameter
Conditions
Speed Grade
Unit
–5
–7
–10
Min
Max
Min
Max
Min
Max
相關PDF資料
PDF描述
EPM570F100C5N IC MAX II CPLD 570 LE 100-FBGA
GEC30DTES CONN EDGECARD 60POS .100 EYELET
GSC49DRTI CONN EDGECARD 98POS DIP .100 SLD
LTC1422IS8 IC CONTROLLER HOT SWAP 8-SOIC
S680J31U2MR63K7R CAP CER 68PF 3KV 5% RADIAL
相關代理商/技術參數
參數描述
EPM3128ATC100-7N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 3000A 128 Macro 80 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM3128ATC144-10 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 3000A 128 Macro 96 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM3128ATC144-10N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 3000A 128 Macro 96 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM3128ATC1445 制造商:ALTERA 功能描述:*
EPM3128ATC144-5 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 3000A 128 Macro 96 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100