tAH Array clock hold time (" />
參數(shù)資料
型號(hào): EPM3032ALC44-7N
廠商: Altera
文件頁數(shù): 31/46頁
文件大?。?/td> 0K
描述: IC MAX 3000A CPLD 32 44-PLCC
標(biāo)準(zhǔn)包裝: 390
系列: MAX® 3000A
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 2
宏單元數(shù): 32
門數(shù): 600
輸入/輸出數(shù): 34
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 44-LCC(J 形引線)
供應(yīng)商設(shè)備封裝: 44-PLCC(16.58x16.58)
包裝: 管件
Altera Corporation
37
MAX 3000A Programmable Logic Device Family Data Sheet
tAH
Array clock hold time
0.2
0.3
ns
tACO1
Array clock to output delay
C1 = 35 pF (2)
1.0
7.8
1.0
10.4
ns
tACH
Array clock high time
3.0
4.0
ns
tACL
Array clock low time
3.0
4.0
ns
tCPPW
Minimum pulse width for clear
and preset
3.0
4.0
ns
tCNT
Minimum global clock period
8.6
11.5
ns
fCNT
Maximum internal global clock
frequency
116.3
87.0
MHz
tACNT
Minimum array clock period
8.6
11.5
ns
fACNT
Maximum internal array clock
frequency
116.3
87.0
MHz
Table 25. EPM3512A Internal Timing Parameters (Part 1 of 2)
Symbol
Parameter
Conditions
Speed Grade
Unit
-7
-10
Min
Max
Min
Max
tIN
Input pad and buffer delay
0.7
0.9
ns
tIO
I/O input pad and buffer delay
0.7
0.9
ns
tFIN
Fast input delay
3.1
3.6
ns
tSEXP
Shared expander delay
2.7
3.5
ns
tPEXP
Parallel expander delay
0.4
0.5
ns
tLAD
Logic array delay
2.2
2.8
ns
tLAC
Logic control array delay
1.0
1.3
ns
tIOE
Internal output enable delay
0.0
ns
tOD1
Output buffer and pad delay,
slow slew rate = off
VCCIO = 3.3 V
C1 = 35 pF
1.0
1.5
ns
tOD2
Output buffer and pad delay,
slow slew rate = off
VCCIO = 2.5 V
C1 = 35 pF
1.5
2.0
ns
Table 24. EPM3512A External Timing Parameters
Note (1)
Symbol
Parameter
Conditions
Speed Grade
Unit
-7
-10
Min
Max
Min
Max
相關(guān)PDF資料
PDF描述
RBB60DHAD-S793 CONN EDGECARD 120PS R/A .05 3.3V
EPM3032ALC44-7 IC MAX 3000A CPLD 32 44-PLCC
RPE5C2A3R0C2P1B03B CAP CER 3PF 100V RADIAL
EMA49DTBI CONN EDGECARD 98POS R/A .125 SLD
GCC25DCMN CONN EDGECARD 50POS .100" WW
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM3032ALI44-10 功能描述:IC MAX 3000A CPLD 32 44-PLCC RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:MAX® 3000A 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
EPM3032ALI44-10N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 3000A 32 Macro 34 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM3032ATC100-5N 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Higha??performance, lowa??cost CMOS EEPROMa??based programmable
EPM3032ATC4410 制造商:ALTERA 功能描述:New 制造商:Altera Corporation 功能描述:
EPM3032ATC44-10 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 3000A 32 Macro 34 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100