<thead id="jfofb"><div id="jfofb"><tfoot id="jfofb"></tfoot></div></thead>
  • <small id="jfofb"></small>
    <ins id="jfofb"><strike id="jfofb"><big id="jfofb"></big></strike></ins>
    參數(shù)資料
    型號: EP4SGX180DF29C2XN
    廠商: Altera
    文件頁數(shù): 20/82頁
    文件大小: 0K
    描述: IC STRATIX IV FPGA 180K 780FBGA
    產(chǎn)品培訓(xùn)模塊: Three Reasons to Use FPGA's in Industrial Designs
    標準包裝: 3
    系列: Stratix® IV GX
    LAB/CLB數(shù): 7030
    邏輯元件/單元數(shù): 175750
    RAM 位總計: 13954048
    輸入/輸出數(shù): 372
    電源電壓: 0.87 V ~ 0.93 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 780-BBGA
    供應(yīng)商設(shè)備封裝: 780-FBGA(29x29)
    Chapter 1: DC and Switching Characteristics for Stratix IV Devices
    1–19
    Switching Characteristics
    March 2014
    Altera Corporation
    Stratix IV Device Handbook
    Volume 4: Device Datasheet and Addendum
    Differential and
    common mode
    return loss
    PCIe (Gen 1
    and Gen 2),
    XAUI,
    HiGig+,
    CEI SR/LR,
    Serial RapidIO
    SR/LR,
    CPRI LV/HV,
    OBSAI,
    SATA
    Compliant
    Programmable PPM
    detector (8)
    ± 62.5, 100, 125, 200,
    250, 300, 500, 1000
    ppm
    Run length
    200
    200
    200
    UI
    Programmable
    equalization (18)
    ——
    16
    16
    16
    dB
    tLTR (9)
    ——
    75
    75
    75
    s
    tLTR_LTD_Manual (10)
    —15
    15
    15
    s
    tLTD_Manual (11)
    4000
    4000
    4000
    ns
    tLTD_Auto (12)
    4000
    4000
    4000
    ns
    Receiver CDR
    3 dB Bandwidth in
    lock-to-data (LTD)
    mode
    PCIe Gen1
    20 - 35
    MHz
    PCIe Gen2
    40 - 65
    MHz
    (OIF) CEI PHY
    at 6.375 Gbps
    20 - 35
    MHz
    XAUI
    10 - 18
    MHz
    Serial RapidIO
    1.25 Gbps
    10 - 18
    MHz
    Serial RapidIO
    2.5 Gbps
    10 - 18
    MHz
    Serial RapidIO
    3.125 Gbps
    6 - 10
    MHz
    GIGE
    6 - 10
    MHz
    SONET OC12
    3 - 6
    MHz
    SONET OC48
    14 - 19
    MHz
    Receiver buffer and
    CDR offset
    cancellation time
    (per channel)
    ——
    1850
    0
    ——
    1850
    0
    18500
    recon
    fig_
    clk
    cycles
    Table 1–23. Transceiver Specifications for Stratix IV GX Devices (Part 4 of 9)
    Symbol/
    Description
    Conditions
    –2 Commercial
    Speed Grade
    –3 Commercial/
    Industrial and
    –2× Commercial
    Speed Grade (1)
    –3 Military (2)
    and –4
    Commercial/Industrial
    Speed Grade
    Unit
    Min
    Typ
    Max
    Min
    Typ
    Max
    Min
    Typ
    Max
    相關(guān)PDF資料
    PDF描述
    FMC19DRYI-S93 CONN EDGECARD 38POS .100 DIP SLD
    APA600-CQ352B IC FPGA PROASIC+ 600K 352-CQFP
    24C01CT-I/MS IC EEPROM 1KBIT 400KHZ 8MSOP
    EP1S80F1020C7 IC STRATIX FPGA 80K LE 1020-FBGA
    A54SX32-CQ256B IC FPGA SX 48K GATES 256-CQFP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EP4SGX180DF29C3 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix IV GX 7030 LABs 372 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SGX180DF29C3N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix IV GX 7030 LABs 372 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SGX180DF29C4 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix IV GX 7030 LABs 372 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SGX180DF29C4N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix IV GX 7030 LABs 372 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SGX180DF29I3 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix IV GX 7030 LABs 372 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256