參數(shù)資料
    型號(hào): EP4SE820F43I3
    廠商: Altera
    文件頁(yè)數(shù): 14/82頁(yè)
    文件大小: 0K
    描述: IC STRATIX IV FPGA 820K 1760FBGA
    產(chǎn)品培訓(xùn)模塊: Three Reasons to Use FPGA's in Industrial Designs
    標(biāo)準(zhǔn)包裝: 3
    系列: STRATIX® IV E
    LAB/CLB數(shù): 32522
    邏輯元件/單元數(shù): 813050
    RAM 位總計(jì): 34093056
    輸入/輸出數(shù): 1120
    電源電壓: 0.87 V ~ 0.93 V
    安裝類(lèi)型: 表面貼裝
    工作溫度: -40°C ~ 100°C
    封裝/外殼: 1760-BBGA,F(xiàn)CBGA
    供應(yīng)商設(shè)備封裝: 1760-FCBGA
    Chapter 1: DC and Switching Characteristics for Stratix IV Devices
    1–13
    Electrical Characteristics
    March 2014
    Altera Corporation
    Stratix IV Device Handbook
    Volume 4: Device Datasheet and Addendum
    Table 1–19. Single-Ended SSTL and HSTL I/O Standards Signal Specifications
    I/O Standard
    VIL(DC) (V)
    VIH(DC) (V)
    VIL(AC)
    (V)
    VIH(AC)
    (V)
    VOL (V)
    VOH (V)
    Iol (mA)
    Ioh (mA)
    Min
    Max
    Min
    Max
    Min
    Max
    Min
    SSTL-2
    Class I
    -0.3
    VREF -
    0.15
    VREF +
    0.15
    VCCIO +
    0.3
    VREF -
    0.31
    VREF +
    0.31
    VTT -
    0.57
    VTT +
    0.57
    8.1
    -8.1
    SSTL-2
    Class II
    -0.3
    VREF -
    0.15
    VREF +
    0.15
    VCCIO +
    0.3
    VREF -
    0.31
    VREF +
    0.31
    VTT -
    0.76
    VTT +
    0.76
    16.2
    -16.2
    SSTL-18
    Class I
    -0.3
    VREF -
    0.125
    VREF +
    0.125
    VCCIO +
    0.3
    VREF -
    0.25
    VREF +
    0.25
    VTT -
    0.475
    VTT +
    0.475
    6.7
    -6.7
    SSTL-18
    Class II
    -0.3
    VREF -
    0.125
    VREF +
    0.125
    VCCIO +
    0.3
    VREF -
    0.25
    VREF +
    0.25
    0.28
    VCCIO -
    0.28
    13.4
    -13.4
    SSTL-15
    Class I
    VREF -
    0.1
    VREF +
    0.1
    VREF -
    0.175
    VREF +
    0.175
    0.2 *
    VCCIO
    0.8 *
    VCCIO
    8-8
    SSTL-15
    Class II
    VREF -
    0.1
    VREF +
    0.1
    VREF -
    0.175
    VREF +
    0.175
    0.2 *
    VCCIO
    0.8 *
    VCCIO
    16
    -16
    HSTL-18
    Class I
    —VREF -0.1
    VREF +
    0.1
    VREF -
    0.2
    VREF +
    0.2
    0.4
    VCCIO -
    0.4
    8-8
    HSTL-18
    Class II
    VREF -
    0.1
    VREF +
    0.1
    VREF -
    0.2
    VREF +
    0.2
    0.4
    VCCIO -
    0.4
    16
    -16
    HSTL-15
    Class I
    VREF -
    0.1
    VREF +
    0.1
    VREF -
    0.2
    VREF +
    0.2
    0.4
    VCCIO -
    0.4
    8-8
    HSTL-15
    Class II
    VREF -
    0.1
    VREF +
    0.1
    VREF -
    0.2
    VREF +
    0.2
    0.4
    VCCIO -
    0.4
    16
    -16
    HSTL-12
    Class I
    -0.15
    VREF -
    0.08
    VREF +
    0.08
    VCCIO +
    0.15
    VREF -
    0.15
    VREF +
    0.15
    0.25*
    VCCIO
    0.75*
    VCCIO
    8-8
    HSTL-12
    Class II
    -0.15
    VREF -
    0.08
    VREF +
    0.08
    VCCIO +
    0.15
    VREF -
    0.15
    VREF +
    0.15
    0.25*
    VCCIO
    0.75*
    VCCIO
    16
    -16
    Table 1–20. Differential SSTL I/O Standards
    I/O
    Standard
    VCCIO (V)
    VSWING(DC) (V)
    VX(AC) (V)
    VSWING(AC) (V)
    VOX(AC) (V)
    Min
    Typ
    Max
    Min
    Max
    Min
    Typ
    Max
    Min
    Max
    Min
    Typ
    Max
    SSTL-2
    Class I, II
    2.375
    2.5
    2.625
    0.3
    VCCIO+
    0.6
    VCCIO/2
    - 0.2
    VCCIO/2
    + 0.2
    0.62
    VCCIO
    + 0.6
    VCCIO/2
    - 0.15
    VCCIO/2
    + 0.15
    SSTL-18
    Class I, II
    1.71
    1.8
    1.89
    0.25
    VCCIO+
    0.6
    VCCIO/2
    -
    0.175
    VCCIO/2
    + 0.175
    0.5
    VCCIO
    + 0.6
    VCCIO/2
    -
    0.125
    VCCIO/2
    +
    0.125
    SSTL-15
    Class I, II
    1.425
    1.5
    1.575
    0.2
    VCCIO/2
    0.35
    VCCIO/2
    相關(guān)PDF資料
    PDF描述
    AMM25DTBN-S189 CONN EDGECARD 50POS R/A .156 SLD
    AMM25DTBH-S189 CONN EDGECARD 50POS R/A .156 SLD
    EP4S100G4F45I2N IC STRATIX IV GT 360K 1932FBGA
    AMM25DTBD-S189 CONN EDGECARD 50POS R/A .156 SLD
    EP4S100G2F40I1 IC STRATIX IV FPGA 230K 1517FBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EP4SE820F43I3N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA - Stratix IV E 32522 LABs 1120 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SE820F43I4 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA - Stratix IV E 32522 LABs 1120 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SE820F43I4N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA - Stratix IV E 32522 LABs 1120 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SE820H35C3 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA - Stratix IV E 32522 LABs 744 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SE820H35C3N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA - Stratix IV E 32522 LABs 744 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256