• <pre id="h30gn"><fieldset id="h30gn"></fieldset></pre>
    <pre id="h30gn"></pre>
    <wbr id="h30gn"><rp id="h30gn"></rp></wbr>
  • <label id="h30gn"><td id="h30gn"></td></label>
    參數(shù)資料
    型號(hào): EP4SE820F43C4N
    廠商: Altera
    文件頁數(shù): 70/82頁
    文件大小: 0K
    描述: IC STRATIX IV FPGA 820K 1760FBGA
    產(chǎn)品培訓(xùn)模塊: Three Reasons to Use FPGA's in Industrial Designs
    標(biāo)準(zhǔn)包裝: 3
    系列: STRATIX® IV E
    LAB/CLB數(shù): 32522
    邏輯元件/單元數(shù): 813050
    RAM 位總計(jì): 34093056
    輸入/輸出數(shù): 1120
    電源電壓: 0.87 V ~ 0.93 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 1760-BBGA,F(xiàn)CBGA
    供應(yīng)商設(shè)備封裝: 1760-FCBGA
    1–64
    Chapter 1: DC and Switching Characteristics for Stratix IV Devices
    Glossary
    Stratix IV Device Handbook
    March 2014
    Altera Corporation
    Volume 4: Device Datasheet and Addendum
    Glossary
    Table 1–54 lists the glossary for this chapter.
    Table 1–54. Glossary Table (Part 1 of 4)
    Letter
    Subject
    Definitions
    A, B, C
    ——
    D
    Differential I/O
    Standards
    Receiver Input Waveforms
    Transmitter Output Waveforms
    E
    ——
    F
    fHSCLK
    Left/right PLL input clock frequency.
    fHSDR
    High-speed I/O block: Maximum/minimum LVDS data transfer rate
    (fHSDR = 1/TUI), non-DPA.
    fHSDRDPA
    High-speed I/O block: Maximum/minimum LVDS data transfer rate
    (fHSDRDPA = 1/TUI), DPA.
    G, H, I
    ——
    Single-Ended Waveform
    Differential Waveform
    Positive Channel (p) = VIH
    Negative Channel (n) = VIL
    Ground
    VID
    p
    n = 0 V
    VCM
    Single-Ended Waveform
    Differential Waveform
    Positive Channel (p) = VOH
    Negative Channel (n) = VOL
    Ground
    VOD
    p
    n = 0 V
    VCM
    相關(guān)PDF資料
    PDF描述
    EP4SGX360KF43C3N IC STRATIX IV FPGA 360K 1760FBGA
    EP3SE260H780C3N IC STRATIX III E 260K 780-HBGA
    HMC65DRTF CONN EDGECARD 130PS DIP .100 SLD
    EP3SE260F1152C3N IC STRATIX III E 260K 1152-FBGA
    HSC65DREF CONN EDGECARD 130POS .100 EYELET
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EP4SE820F43I3 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Stratix IV E 32522 LABs 1120 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SE820F43I3N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Stratix IV E 32522 LABs 1120 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SE820F43I4 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Stratix IV E 32522 LABs 1120 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SE820F43I4N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Stratix IV E 32522 LABs 1120 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP4SE820H35C3 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Stratix IV E 32522 LABs 744 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256