<dl id="49vgz"></dl>

    收藏本站
    • 您好,
      買賣IC網(wǎng)歡迎您。
    • 請登錄
    • 免費注冊
    • 我的買賣
    • 新采購0
    • VIP會員服務(wù)
    • [北京]010-87982920
    • [深圳]0755-82701186
    • 網(wǎng)站導(dǎo)航
    發(fā)布緊急采購
    • IC現(xiàn)貨
    • IC急購
    • 電子元器件
    VIP會員服務(wù)
    • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄1919 > EP2AGX260FF35I3 (Altera)IC ARRIA II GX 260K 1152FBGA PDF資料下載
    參數(shù)資料
    型號: EP2AGX260FF35I3
    廠商: Altera
    文件頁數(shù): 52/90頁
    文件大?。?/td> 0K
    描述: IC ARRIA II GX 260K 1152FBGA
    標準包裝: 3
    系列: Arria II GX
    LAB/CLB數(shù): 10260
    邏輯元件/單元數(shù): 244188
    RAM 位總計: 12038144
    輸入/輸出數(shù): 612
    電源電壓: 0.87 V ~ 0.93 V
    安裝類型: 表面貼裝
    工作溫度: -40°C ~ 100°C
    封裝/外殼: 1152-BBGA
    供應(yīng)商設(shè)備封裝: 1152-FBGA(27x27)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁當(dāng)前第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁
    1–48
    Chapter 1: Device Datasheet for Arria II Devices
    Switching Characteristics
    Arria II Device Handbook Volume 3: Device Datasheet and Addendum
    December 2013
    Altera Corporation
    Peak-to-peak jitter
    Jitter frequency = 22.1 KHz
    > 8.5
    UI
    Peak-to-peak jitter
    Jitter frequency =
    1.875 MHz
    > 0.1
    UI
    Peak-to-peak jitter
    Jitter frequency = 20 MHz
    > 0.1
    UI
    PCIe Transmit Jitter Generation (8)
    Total jitter at 2.5 Gbps (Gen1)—
    x1, x4, and x8
    Compliance pattern
    —
    0.25
    —
    0.25
    UI
    Total jitter at 5 Gbps (Gen2)—
    x1, x4, and x8
    Compliance pattern
    —
    0.25
    —
    UI
    PCIe Receiver Jitter Tolerance (8)
    Total jitter at 2.5 Gbps (Gen1)
    Compliance pattern
    > 0.6
    UI
    Total jitter at 5 Gbps (Gen2)
    Compliance pattern
    Not supported
    UI
    PCIe (Gen 1) Electrical Idle Detect Threshold
    VRX-IDLE-DETDIFFp-p (9)
    Compliance pattern
    65
    —
    175
    65
    —
    175
    UI
    SRIO Transmit Jitter Generation (10)
    Deterministic jitter
    (peak-to-peak)
    Data rate = 1.25, 2.5, 3.125 Gbps
    Pattern = CJPAT
    —
    0.17
    —
    0.17
    UI
    Total jitter (peak-to-peak)
    Data rate = 1.25, 2.5, 3.125 Gbps
    Pattern = CJPAT
    —
    0.35
    —
    0.35
    UI
    SRIO Receiver Jitter Tolerance (10)
    Deterministic jitter tolerance
    (peak-to-peak)
    Data rate = 1.25, 2.5, 3.125 Gbps
    Pattern = CJPAT
    > 0.37
    UI
    Combined deterministic and
    random jitter tolerance (peak-to-
    peak)
    Data rate = 1.25, 2.5, 3.125 Gbps
    Pattern = CJPAT
    > 0.55
    UI
    Sinusoidal jitter tolerance (peak-
    to-peak)
    Jitter frequency = 22.1 KHz
    Data rate = 1.25, 2.5, 3.125 Gbps
    Pattern = CJPAT
    > 8.5
    UI
    Jitter frequency = 1.875 MHz
    Data rate = 1.25, 2.5, 3.125 Gbps
    Pattern = CJPAT
    > 0.1
    UI
    Jitter frequency = 20 MHz
    Data rate = 1.25, 2.5, 3.125 Gbps
    Pattern = CJPAT
    > 0.1
    UI
    GIGE Transmit Jitter Generation (11)
    Deterministic jitter
    (peak-to-peak)
    Pattern = CRPAT
    —
    0.14
    —
    0.14
    UI
    Total jitter (peak-to-peak)
    Pattern = CRPAT
    —
    0.279
    —
    0.279
    UI
    Table 1–41. Transceiver Block Jitter Specifications for Arria II GZ Devices (Note 1), (2) (Part 3 of 7)
    Symbol/
    Description
    Conditions
    –C3 and –I3
    –C4 and –I4
    Unit
    Min
    Typ
    Max
    Min
    Typ
    Max
    相關(guān)PDF資料
    PDF描述
    EP2S130F1508I5 IC STRATIX II FPGA 130K 1508FBGA
    EP2SGX90FF1508C5ES IC STRATIX II GX 90K 1508-FBGA
    EP3SL340F1760C3N IC STRATIX III L 340K 1760-FBGA
    EP4CGX150DF31I7 IC CYCLONE IV FPGA 150K 896FBGA
    EP4S100G5F45I1 IC STRATIX IV FPGA 530K 1932FBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EP2AGX260FF35I3N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria II GX 10260 LABs 612 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP2AGX260FF35I5 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria II GX 10260 LABs 612 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP2AGX260FF35I5N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria II GX 10260 LABs 612 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP2AGX45CU17C4 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria II GX 1805 LABs 156 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP2AGX45CU17C4N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria II GX 1805 LABs 156 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

    采購需求

    (若只采購一條型號,填寫一行即可)

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

    *型號 *數(shù)量 廠商 批號 封裝
    添加更多采購

    我的聯(lián)系方式

    *
    *
    *
    • VIP會員服務(wù) |
    • 廣告服務(wù) |
    • 付款方式 |
    • 聯(lián)系我們 |
    • 招聘銷售 |
    • 免責(zé)條款 |
    • 網(wǎng)站地圖

    感谢您访问我们的网站,您可能还对以下资源感兴趣:

    三级特黄60分钟在线观看,美女在线永久免费网站,边吃奶边摸下很爽视频,娇妻在厨房被朋友玩得呻吟`