參數(shù)資料
型號: EP20K60EQC240-1ES
元件分類: 電源監(jiān)測
英文描述: Dual Voltage Monitor with Intergrated CPU Supervisor
中文描述: 雙電壓監(jiān)視器集成CPU監(jiān)控
文件頁數(shù): 94/114頁
文件大小: 1623K
代理商: EP20K60EQC240-1ES
80
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Tables 44 through 46 show the fMAX timing parameters for EP20K100,
EP20K200, and EP20K400 APEX 20K devices. ,
Table 44. EP20K100 fMAX Timing Parameters
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
Min
Max
Min
Max
Min
Max
tSU
0.5
0.6
0.8
tH
0.7
0.8
1.0
tCO
0.3
0.4
0.5
tLUT
0.8
1.0
1.3
tESBRC
1.7
2.1
2.4
tESBWC
5.7
6.9
8.1
tESBWESU
3.3
3.9
4.6
tESBDATASU
2.2
2.7
3.1
tESBADDRSU
2.4
2.9
3.3
tESBDATACO1
1.3
1.6
1.8
tESBDATACO2
2.6
3.1
3.6
tESBDD
2.5
3.3
3.6
tPD
2.5
3.0
3.6
tPTERMSU
2.3
2.6
3.2
tPTERMCO
1.5
1.8
2.1
tF1-4
0.5
0.6
0.7
tF5-20
1.6
1.7
1.8
tF20+
2.2
2.3
tCH
2.0
2.5
3.0
tCL
2.0
2.5
3.0
tCLRP
0.3
0.4
tPREP
0.5
tESBCH
2.0
2.5
3.0
tESBCL
2.0
2.5
3.0
tESBWP
1.6
1.9
2.2
tESBRP
1.0
1.3
1.4
相關PDF資料
PDF描述
EP20K60EQC240-2ES FPGA
EP20K60EQC240-3ES Dual Voltage Monitor with Intergrated CPU Supervisor
EP20K60EQI208-1ES Dual Voltage Monitor with Intergrated CPU Supervisor
EP20K60EQI208-2ES Dual Voltage Monitor with Intergrated CPU Supervisor
EP20K60ERI240-1ES FPGA
相關代理商/技術參數(shù)
參數(shù)描述
EP20K60EQC240-1X 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 256 Macro 151 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K60EQC240-2 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 256 Macro 151 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K60EQC240-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K60EQC240-2X 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 256 Macro 151 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K60EQC240-3 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 256 Macro 151 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256