<pre id="yazs5"></pre>
<center id="yazs5"><strong id="yazs5"><var id="yazs5"></var></strong></center>
    <small id="yazs5"></small>
    <rt id="yazs5"><dfn id="yazs5"><menuitem id="yazs5"></menuitem></dfn></rt>
    <i id="yazs5"><video id="yazs5"><button id="yazs5"></button></video></i>
  • <ins id="yazs5"><sup id="yazs5"><code id="yazs5"></code></sup></ins>
    <small id="yazs5"></small>
  • <em id="yazs5"><label id="yazs5"><wbr id="yazs5"></wbr></label></em>
  • 參數(shù)資料
    型號: EP20K60EFC324-1ES
    英文描述: FPGA
    中文描述: FPGA的
    文件頁數(shù): 83/114頁
    文件大小: 1623K
    代理商: EP20K60EFC324-1ES
    70
    Altera Corporation
    APEX 20K Programmable Logic Device Family Data Sheet
    Figure 35 shows the output drive characteristics of APEX 20KE devices.
    Figure 35. Output Drive Characteristics of APEX 20KE Devices
    Timing Model
    The high-performance FastTrack and MegaLAB interconnect routing
    resources ensure predictable performance, accurate simulation, and
    accurate timing analysis. This predictable performance contrasts with that
    of FPGAs, which use a segmented connection scheme and therefore have
    unpredictable performance.
    Vo Output Voltage (V)
    IOL
    IOH
    2
    4
    6
    8
    10
    12
    14
    16
    18
    20
    22
    24
    26
    Vo Output Voltage (V)
    IOL
    IOH
    5
    10
    15
    20
    45
    0.5
    1
    1.5
    22.5
    3
    25
    30
    35
    40
    50
    55
    60
    Typical IO
    Output
    Current (mA)
    10
    20
    30
    40
    50
    60
    70
    80
    90
    0.5
    1
    1.5
    2
    2.5
    3
    Vo Output Voltage (V)
    VCCINT = 1.8 V
    VCCIO = 3.3 V
    Room Temperature
    IOH
    IOL
    Typical IO
    Output
    Current (mA)
    100
    110
    120
    0.5
    1
    1.5
    2.0
    VCCINT = 1.8 V
    VCCIO = 2.5V
    Room Temperature
    VCCINT = 1.8V
    VCCIO = 1.8V
    Room Temperature
    Typical IO
    Output
    Current (mA)
    相關(guān)PDF資料
    PDF描述
    EP20K60EFC324-2ES Dual Voltage Monitor with Intergrated CPU Supervisor
    EP20K60EFC324-3ES Dual Voltage Monitor with Intergrated CPU Supervisor
    EP20K60EFI144-1ES FPGA
    EP20K60EFI144-2ES FPGA
    EP20K60EQI208-3ES Dual Voltage Monitor with Intergrated CPU Supervisor
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EP20K60EFC324-1N 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 256 Macro 196 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP20K60EFC324-1X 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 256 Macro 196 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP20K60EFC324-2 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 256 Macro 196 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP20K60EFC324-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
    EP20K60EFC324-2X 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 256 Macro 196 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256