參數(shù)資料
型號(hào): EP20K600EBI652-2ES
元件分類: CPU監(jiān)測(cè)
英文描述: RTC Module With CPU Supervisor
中文描述: 時(shí)鐘模塊CPU監(jiān)控
文件頁數(shù): 12/114頁
文件大小: 1623K
代理商: EP20K600EBI652-2ES
Altera Corporation
109
APEX 20K Programmable Logic Device Family Data Sheet
Table 108. EP20K1500E fMAX ESBTiming Microparameters
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
Unit
Min
Max
Min
Max
Min
Max
tESBARC
1.92
2.22
2.26
ns
tESBSRC
2.61
3.04
3.29
ns
tESBAWC
3.55
4.17
4.54
ns
tESBSWC
3.38
4.12
4.51
ns
tESBWASU
0.63
0.73
0.75
ns
tESBWAH
0.42
0.49
0.48
ns
tESBWDSU
0.80
0.90
0.96
ns
tESBWDH
0.42
0.49
0.48
ns
tESBRASU
1.85
2.05
2.11
ns
tESBRAH
0.00
0.01
ns
tESBWESU
1.59
1.77
1.88
ns
tESBDATASU
-0.14
-0.24
-0.22
ns
tESBWADDRSU
0.05
-0.01
0.05
ns
tESBRADDRSU
0.14
0.09
0.13
ns
tESBDATACO1
1.27
1.54
1.69
ns
tESBDATACO2
2.51
2.97
3.24
ns
tESBDD
3.15
3.69
4.07
ns
tPD
1.81
2.13
2.35
ns
tPTERMSU
1.11
1.22
1.35
ns
tPTERMCO
1.29
1.58
1.26
ns
Table 109. EP20K1500E fMAX Routing Delays
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
Unit
Min
Max
Min
Max
Min
Max
tF1-4
0.29
ns
tF5-20
1.12
1.37
1.46
ns
tF20+
5.50
5.94
6.27
ns
相關(guān)PDF資料
PDF描述
EP20K600EBI652-3ES RTC Module With CPU Supervisor
EP20K600EFC1020-1 RTC Module With CPU Supervisor
EP20K600EFC1020-1ES FPGA
EP20K600EFC1020-1X FPGA
EP20K600EFC1020-2 FPGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K600EBI652-2X 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 2432 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K600EBI652-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K600EFC1020-1 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K600EFC1020-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K600EFC1020-1X 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA