<code id="0lt62"><pre id="0lt62"><video id="0lt62"></video></pre></code>
    • <rt id="0lt62"><tbody id="0lt62"><optgroup id="0lt62"></optgroup></tbody></rt>
      <form id="0lt62"><small id="0lt62"></small></form>
    • <li id="0lt62"><nobr id="0lt62"></nobr></li>
      參數(shù)資料
      型號: EP20K200RI240-3
      英文描述: Field Programmable Gate Array (FPGA)
      中文描述: 現(xiàn)場可編程門陣列(FPGA)
      文件頁數(shù): 111/114頁
      文件大?。?/td> 1623K
      代理商: EP20K200RI240-3
      96
      Altera Corporation
      APEX 20K Programmable Logic Device Family Data Sheet
      Table 78. EP20K200E fMAX ESBTiming Microparameters
      Symbol
      -1
      -2
      -3
      Unit
      Min
      Max
      Min
      Max
      Min
      Max
      tESBARC
      1.68
      2.06
      2.24
      ns
      tESBSRC
      2.27
      2.77
      3.18
      ns
      tESBAWC
      3.10
      3.86
      4.50
      ns
      tESBSWC
      2.90
      3.67
      4.21
      ns
      tESBWASU
      0.55
      0.67
      0.74
      ns
      tESBWAH
      0.36
      0.46
      0.48
      ns
      tESBWDSU
      0.69
      0.83
      0.95
      ns
      tESBWDH
      0.36
      0.46
      0.48
      ns
      tESBRASU
      1.61
      1.90
      2.09
      ns
      tESBRAH
      0.00
      0.01
      ns
      tESBWESU
      1.42
      1.71
      2.01
      ns
      tESBDATASU
      -0.06
      -0.07
      0.05
      ns
      tESBWADDRSU
      0.11
      0.13
      0.31
      ns
      tESBRADDRSU
      0.18
      0.23
      0.39
      ns
      tESBDATACO1
      1.09
      1.35
      1.51
      ns
      tESBDATACO2
      2.19
      2.75
      3.22
      ns
      tESBDD
      2.75
      3.41
      4.03
      ns
      tPD
      1.58
      1.97
      2.33
      ns
      tPTERMSU
      1.00
      1.22
      1.51
      ns
      tPTERMCO
      1.10
      1.37
      1.09
      ns
      Table 79. EP20K200E fMAX Routing Delays
      Symbol
      -1
      -2
      -3
      Unit
      Min
      Max
      Min
      Max
      Min
      Max
      tF1-4
      0.25
      0.27
      0.29
      ns
      tF5-20
      1.02
      1.20
      1.41
      ns
      tF20+
      1.99
      2.23
      2.53
      ns
      相關(guān)PDF資料
      PDF描述
      EP20K200RI240-3ES FPGA
      EP20K300EBC652-1ES FPGA
      EP20K300EBC652-2ES Dual Voltage Monitor with Intergrated CPU Supervisor
      EP20K300EBC652-3ES Dual Voltage Monitor with Intergrated CPU Supervisor
      EP20K300EBI652-1ES Dual Voltage Monitor with Intergrated CPU Supervisor
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      EP20K200RI240-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
      EP20K300E 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Programmable Logic Device Family
      EP20K300EBC652-1 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - APEX 20K 1152 Macros 408 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
      EP20K300EBC652-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
      EP20K300EBC652-1X 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - APEX 20K 1152 Macros 408 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256