參數資料
型號: EP20K200FC484-3
英文描述: Field Programmable Gate Array (FPGA)
中文描述: 現場可編程門陣列(FPGA)
文件頁數: 107/114頁
文件大?。?/td> 1623K
代理商: EP20K200FC484-3
92
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Table 68. EP20K100E Minimum Pulse Width Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tCH
2.00
ns
tCL
2.00
ns
tCLRP
0.20
ns
tPREP
0.20
ns
tESBCH
2.00
ns
tESBCL
2.00
ns
tESBWP
1.29
1.53
1.66
ns
tESBRP
1.11
1.29
1.41
ns
Table 69. EP20K100E External Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tINSU
2.23
2.32
2.43
ns
tINH
0.00
ns
tOUTCO
2.00
4.86
2.00
5.35
2.00
5.84
ns
tINSUPLL
1.58
1.66
-
ns
tINHPLL
0.00
-
ns
tOUTCOPLL
0.50
2.96
0.50
3.29
-
ns
Table 70. EP20K100E External Bidirectional Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tINSUBIDIR
2.74
2.96
3.19
ns
tINHBIDIR
0.00
ns
tOUTCOBIDIR
2.00
4.86
2.00
5.35
2.00
5.84
ns
tXZBIDIR
5.00
5.48
5.89
ns
tZXBIDIR
5.00
5.48
5.89
ns
tINSUBIDIRPLL
4.64
5.03
-
ns
tINHBIDIRPLL
0.00
-
ns
tOUTCOBIDIRPLL
0.50
2.96
0.50
3.29
-
ns
tXZBIDIRPLL
3.10
3.42
-
ns
tZXBIDIRPLL
3.10
3.42
-
ns
相關PDF資料
PDF描述
EP20K200FC484-3ES FPGA
EP20K200FI484-1 Field Programmable Gate Array (FPGA)
EP20K200FI484-1ES FPGA
EP20K200FI484-2 Field Programmable Gate Array (FPGA)
EP20K200FI484-2ES FPGA
相關代理商/技術參數
參數描述
EP20K200FC484-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K200FC484-3N 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 832 Macro 382 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K200FC484-3V 功能描述:IC APEX 20KE FPGA 200K 484-BGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:APEX-20K® 產品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標準包裝:24 系列:XC4000E/X LAB/CLB數:100 邏輯元件/單元數:238 RAM 位總計:3200 輸入/輸出數:80 門數:3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應商設備封裝:120-CPGA(34.55x34.55)
EP20K200FI484-1 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
EP20K200FI484-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA