參數(shù)資料
型號: EP20K100QC240-2ES
英文描述: FPGA
中文描述: FPGA的
文件頁數(shù): 85/114頁
文件大小: 1623K
代理商: EP20K100QC240-2ES
72
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Figure 37. APEX 20KE fMAX Timing Model
SU
H
CO
LUT
t
F1–4
F5–20
F20+
LE
Routing Delay
t
ESBARC
ESBSRC
ESBSWDSU
ESBDATASU
t
ESBWADDRSU
ESBRADDRSU
ESBDATACO1
ESBDATACO2
ESBDD
t
ESBWDH
ESBRASU
ESBRAH
ESBWESU
PD
PTERMSU
PTERMCO
ESB
t
ESBSRASU
t
ESBWDSU
t
ESBWASU
t
ESBSWC
t
ESBAWC
相關PDF資料
PDF描述
EP20K100QC240-3 Field Programmable Gate Array (FPGA)
EP20K400FC672-1ES FPGA
EP20K400FC672-2 Field Programmable Gate Array (FPGA)
EP20K400FC672-2ES FPGA
EP20K400FC672-3 Field Programmable Gate Array (FPGA)
相關代理商/技術參數(shù)
參數(shù)描述
EP20K100QC2403 制造商:Altera 功能描述:_
EP20K100QC240-3 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 416 Macro 189 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100QC240-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K100QC240-3N 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 416 Macro 189 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100QC240-3V 功能描述:IC APEX 20K FPGA 100K 240-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:APEX-20K® 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標準包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計:3200 輸入/輸出數(shù):80 門數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應商設備封裝:120-CPGA(34.55x34.55)