參數(shù)資料
型號: EP20K100ERC208-2ES
元件分類: 數(shù)字電位計
英文描述: Digitally Controlled Potentiometer (XDCP™) Terminal Voltage ±2.7V or ±5V, 128 Taps I2C Serial Interface; Temperature Range: -40°C to 85°C; Package: 10-MSOP T&R
中文描述: FPGA的
文件頁數(shù): 3/114頁
文件大?。?/td> 1623K
代理商: EP20K100ERC208-2ES
100
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Table 86. EP20K300E Minimum Pulse Width Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tCH
1.29
2.25
2.33
ns
tCL
1.29
2.25
2.33
ns
tCLRP
0.17
0.18
0.19
ns
tPREP
0.17
0.18
0.19
ns
tESBCH
1.29
2.25
2.33
ns
tESBCL
1.29
2.25
2.33
ns
tESBWP
1.12
1.36
1.55
ns
tESBRP
0.90
1.08
1.24
ns
Table 87. EP20K300E External Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tINSU
2.29
2.41
2.52
ns
tINH
0.00
ns
tOUTCO
2.00
5.21
2.00
5.72
2.00
6.23
ns
tINSUPLL
1.94
1.95
-
ns
tINHPLL
0.00
-
ns
tOUTCOPLL
0.50
2.72
0.50
3.06
-
ns
Table 88. EP20K300E External Bidirectional Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tINSUBIDIR
2.67
3.00
3.54
ns
tINHBIDIR
0.00
ns
tOUTCOBIDIR
2.00
5.21
2.00
5.72
2.00
6.23
ns
tXZBIDIR
7.55
8.34
8.65
ns
tZXBIDIR
7.55
8.34
8.65
ns
tINSUBIDIRPLL
3.53
3.84
-
ns
tINHBIDIRPLL
0.00
-
ns
tOUTCOBIDIRPLL
0.50
2.72
0.50
3.06
-
ns
tXZBIDIRPLL
5.07
5.68
-
ns
tZXBIDIRPLL
5.07
5.68
-
ns
相關(guān)PDF資料
PDF描述
EP20K100ERC208-3ES Single Digitally Controlled Potentiometer (XDCP™); Temperature Range: -40°C to 85°C; Package: 8-DFN
EP20K100ETI144-2ES 600kHz/1.2MHz PWM Step-Up Regulator; Temperature Range: -40°C to 85°C; Package: 8-MSOP T&R
EP20K100ETI144-3ES FPGA
EP20K100FC324-1 Field Programmable Gate Array (FPGA)
EP20K100FC324-1ES FPGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K100ERC208-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K100ERC240-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K100ERC240-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K100ERC240-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K100ERI208-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA