<label id="xg6be"><fieldset id="xg6be"></fieldset></label>
<ins id="xg6be"><strike id="xg6be"></strike></ins>
    • <kbd id="xg6be"><sup id="xg6be"><meter id="xg6be"></meter></sup></kbd>
      參數(shù)資料
      型號: DJLXTEED0SE001
      廠商: Intel Corp.
      英文描述: Advanced 8-Port 10/100 Mbps PHY Transceivers
      中文描述: 先進的8端口10/100 Mbps的物理層收發(fā)器
      文件頁數(shù): 80/226頁
      文件大?。?/td> 1575K
      代理商: DJLXTEED0SE001
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁當前第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁
      LXT9785 and LXT9785E Advanced 8-Port 10/100 Mbps PHY Transceivers
      82
      Datasheet
      Document Number: 249241
      Revision Number: 007
      Revision Date: August 28, 2003
      3.4
      BGA23 Signal Descriptions
      3.4.1
      Signal Name Conventions
      Signal names may contain either a port designation or a serial designation, or a combination of the
      two designations. Signal naming conventions are as follows:
      Port Number Only.
      Individual signals that apply to a particular port are designated by the
      Signal Mnemonic, immediately followed by the Port Designation. For example, Transmit
      Enable signals would be identified as TxEN0, TxEN1, and TxEN2.
      Serial Number Only.
      A set of signals which are not tied to any specific port are designated by
      the Signal Mnemonic, followed by an underscore and a serial designation. For example, a set
      of three Global Configuration signals would be identified as CFG_1, CFG_2, and CFG_3.
      Port and Serial Number.
      In cases where each port is assigned a set of multiple signals, each
      signal is designated in the following order: Signal Mnemonic, Port Designation, an
      underscore, and the serial designation. For example, a set of three Port Configuration signals
      would be identified as RxData0_0 and RxData0_1, RxData1_0 and RxData1_1, and
      RxData2_0 and RxData2_1.
      3.4.2
      Signal Descriptions – RMII, SMII, and SS-SMII Configurations
      Table 24. Intel
      LXT9785/LXT9785E RMII Signal Descriptions – BGA23 (Sheet 1 of 3)
      Ball/Pin
      Designation
      Symbol
      Type
      1
      Signal Description
      2,3
      BGA23
      PQFP
      E6,
      E12
      44
      6
      REFCLK0
      REFCLK1
      I
      Reference Clock.
      50 MHz RMII reference clock is always required. RMII
      inputs are sampled on the rising edge of REFCLK,
      RMII outputs are sourced on the falling edge.
      See
      “Clock/SYNC Requirements” on page 125.
      for detailed
      CLK requirements.
      E2,
      F4
      61
      62
      TxData0_0
      TxData0_1
      I, ID
      Transmit Data - Port 0.
      Inputs containing 2-bit parallel di-bits to be transmitted
      from port 0 are clocked in synchronously to REFCLK.
      C3,
      D4
      52
      53
      TxData1_0
      TxData1_1
      I, ID
      Transmit Data - Port 1.
      Inputs containing 2-bit parallel di-bits to be transmitted
      from port 1 are clocked in synchronously to REFCLK
      B5
      A4
      42
      43
      TxData2_0
      TxData2_1
      I, ID
      Transmit Data - Port 2.
      Inputs containing 2-bit parallel di-bits to be transmitted
      from port 2 are clocked in synchronously to REFCLK.
      1. Type Column Coding: I = Input, O = Output, OD = Open Drain output, ST = Schmitt Triggered input, TS =
      Three-State-able output, SL = Slew-rate Limited output, IP = weak Internal Pull-up, ID = weak Internal pull-
      Down.
      2. The IP/ID resistors are disabled during H/W Power-Down mode. If a Pin is an output or an I/O, the IP/ID
      resistors are also disabled when the output is enabled.
      3. RxData[0:7]_0, RxData[0:7]_1, CRS_DV[0:7] and RxER[0:7] outputs are three-stated in Isolation and H/W
      Power-Down modes and during H/W reset.
      相關PDF資料
      PDF描述
      DJLXTLAD0QE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJLXTLAD0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJLXTLAD0SE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJLXTLAD0SE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJLXTLCD0QE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
      相關代理商/技術參數(shù)
      參數(shù)描述
      DJLXTLAD0QE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJLXTLAD0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJLXTLAD0SE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJLXTLAD0SE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJLXTLCD0QE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers