<em id="ue1ba"><label id="ue1ba"><dl id="ue1ba"></dl></label></em><ins id="ue1ba"></ins>
    • <kbd id="ue1ba"><th id="ue1ba"></th></kbd>
    • <ins id="ue1ba"></ins>
    • <pre id="ue1ba"><fieldset id="ue1ba"></fieldset></pre>
    • <em id="ue1ba"><th id="ue1ba"><dl id="ue1ba"></dl></th></em>
      參數(shù)資料
      型號: DJIXPPCD0QE000
      廠商: Intel Corp.
      英文描述: Advanced 8-Port 10/100 Mbps PHY Transceivers
      中文描述: 先進的8端口10/100 Mbps的物理層收發(fā)器
      文件頁數(shù): 135/226頁
      文件大小: 1575K
      代理商: DJIXPPCD0QE000
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁當(dāng)前第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁
      LXT9785 and LXT9785E Advanced 8-Port 10/100 Mbps PHY Transceivers
      Datasheet
      Document Number: 249241
      Revision Number: 007
      Revision Date: August 28, 2003
      137
      4.7.6
      Source Synchronous-Serial Media Independent Interface
      Some system designs require the PHY to be placed between 3 to 12 inches away from the MAC. A
      new Source Synchronous-Serial Media Independent Interface (SS-SMII) definition has been added
      because of this requirement. To provide a source synchronous interface between the PHY and
      MAC, the PHY must drive the RxCLK and the RxSYNC signals to the MAC. Also, the MAC must
      drive the TxCLK and the TxSYNC signal to the PHY. The REFCLK is also needed to synchronize
      the data to the PHY’s core clock domain. TxData is clocked in using TxCLK and then
      synchronized to REFCLK and transmitted to the twisted-pair. The RxData is synchronized to the
      RxCLK. See
      Figure 23 on page 141
      .
      Figure 19. Intel
      LXT9785/LXT9785E Serial MII Receive Synchronization
      Table 44. Intel
      LXT9785/LXT9785E RX Status Encoding Bit Definitions
      Signal
      Definition
      CRS
      Carrier Sense - identical to MII, except that it is not an asynchronous signal.
      RxDV
      Receive Data Valid - identical to MII. When RX_DV = 0, status
      information is transmitted to the MAC. When RX_DV = 1,
      received data is transmitted to the MAC.
      0 = Status Byte
      1 = Valid Data Byte
      RxER
      (RxData0)
      Inter-frame status bit RxData0 indicates whether or not the
      PHY detected an error somewhere in the previous frame.
      0 = No Error
      1 = Error
      SPEED
      (RxData1)
      Inter-frame status bit RxData1 indicates port operating speed.
      0 = 10 Mbps
      1 = 100 Mbps
      DUPLEX
      (RxData2)
      Inter-frame status bit RxData2 indicates port duplex condition.
      0 = Half-duplex
      1 = Full-duplex
      LINK
      (RxData3)
      Inter-frame status bit RxData3 indicates port link status.
      0 = Down
      1 = Up
      JABBER
      (RxData4)
      Inter-frame status bit RxData4 indicates port jabber status.
      0 = OK
      1 = Error
      VALID
      (RxData5)
      Inter-frame status bit RxData5 conveys the validity of the upper
      nibble of the last byte of the previous frame
      0 = Invalid
      1 = Valid
      False Carrier
      (RxData6)
      Inter-frame status bit RxData6 indicates whether or not the
      PHY has detected a false carrier event.
      0 = No FC detected
      1 = FC detected
      RxData7
      This bit is set to 1.
      1 = Always
      1. Both RxData0 and RxData5 bits are valid in the segment immediately following a frame, and remain valid
      until the first data segment of the next frame begins.
      CRS
      RX_DV
      RXD0
      RXER
      RXD1
      Speed
      RXD2
      Duplex
      RXD3
      Link
      RXD4
      Jabber
      RXD5
      Valid
      RXD6
      FCE
      RXD7
      RXD7
      CRS
      CLOCK
      RxSYNC
      RX
      相關(guān)PDF資料
      PDF描述
      DJIXPPCD0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJIXPPCD0SE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJIXPPCD0SE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJIXPPED0QE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJIXPPED0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      DJIXPPCD0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJIXPPCD0SE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJIXPPCD0SE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJIXPPED0QE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
      DJIXPPED0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers