<nobr id="gfokz"><noframes id="gfokz"><ins id="gfokz"></ins>
  • <big id="gfokz"></big>
    參數(shù)資料
    型號(hào): DJIXPLAD0QE000
    廠商: Intel Corp.
    英文描述: Advanced 8-Port 10/100 Mbps PHY Transceivers
    中文描述: 先進(jìn)的8端口10/100 Mbps的物理層收發(fā)器
    文件頁(yè)數(shù): 121/226頁(yè)
    文件大?。?/td> 1575K
    代理商: DJIXPLAD0QE000
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)當(dāng)前第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)
    LXT9785 and LXT9785E Advanced 8-Port 10/100 Mbps PHY Transceivers
    Datasheet
    Document Number: 249241
    Revision Number: 007
    Revision Date: August 28, 2003
    123
    4.3.8
    MII Sectionalization
    When sectionalized into two quad sections, the MDIO bus splits into two separate PHY access
    ports. Ports 0-3 of the MDIO section operate independently of ports 4-7. The MII isolate function
    is unaffected and operates normally. Sectionalization is selected by pulling pin 176 (Section) High
    on the initial power-up sequence (refer to
    Figure 13
    ). In applications that need sectionalization,
    such as 1x8 and 2x4 and have a single MDIO bus structure, it is necessary that the addressing
    scheme be contiguous. For example, the first eight ports are addressed 0-7, so the next four ports
    must be addressed 8-11.
    Note:
    The BGA15 package does not support the MII sectionalization feature.
    4.3.9
    MII Interrupts
    The LXT9785/LXT9785E provides a single per-section interrupt pin that is available to all ports.
    Interrupt logic is shown in
    Figure 12
    . The LXT9785/LXT9785E also provides two dedicated
    interrupt registers for each port. Register 18 provides interrupt enable and mask functions and
    Register 19 provides interrupt status. Setting Register bit 18.1 = 1 enables a port to request
    interrupt via the MDINT pin. An active Low on this pin indicates a status change on the device.
    Because it is a shared interrupt, there is no indication which port is requesting interrupt service (see
    Figure 12
    ).
    There are five conditions that may cause an interrupt:
    Figure 11. Intel
    LXT9785/LXT9785E Port Address Scheme
    BASE ADD_<4:0>
    (example ADD_<4:0> = 4)
    PHY ADD_<4:0> (BASE+0)
    ex. 4
    PHY ADD_<4:0> (BASE+1)
    ex. 5
    PHY ADD_<4:0> (BASE+2)
    ex. 6
    PHY ADD_<4:0> (BASE+3)
    ex. 7
    PHY ADD_<4:0> (BASE+4)
    ex. 8
    PHY ADD_<4:0> (BASE+5)
    ex. 9
    LXT9785
    Port 0
    Port 1
    Port 2
    Port 3
    Port 4
    Port 5
    PHY ADD_<4:0> (BASE+7)
    ex. 11
    Port 6
    Port 7
    PHY ADD_<4:0> (BASE+6)
    ex. 10
    相關(guān)PDF資料
    PDF描述
    DJIXPLAD0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXPLAD0SE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXPLAD0SE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXPLCD0QE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXPLCD0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    DJIXPLAD0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXPLAD0SE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXPLAD0SE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXPLCD0QE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXPLCD0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers