采用模糊邏輯設(shè)計(jì)基于DSP發(fā)動機(jī)控制器
基于cPCI總線的嵌入式遙測前端處理器系統(tǒng)設(shè)計(jì)
嵌入式紅外信息檢測與無線傳輸控制系統(tǒng)設(shè)計(jì)
Linux 2.6下Driver開發(fā)的34個變化
凌力爾特推出功率及電流實(shí)現(xiàn)系統(tǒng)級優(yōu)化芯片
意法半導(dǎo)體推出工廠校準(zhǔn)串行實(shí)時時鐘
利用差頻電路實(shí)現(xiàn)微電容式傳感器檢測電路的溫漂抑制
MPEG-2復(fù)用器PSI信息分析部分的FPGA實(shí)現(xiàn)
VxWorks下的多重定時器設(shè)計(jì)
FPGA的時鐘頻率同步設(shè)計(jì)
μC/OS-II軟件定時器的分析與測試
μC/OS-II操作系統(tǒng)在各種處理器上的移植
基于FPGA的提取位同步時鐘DPLL設(shè)計(jì)
基于PLD的CCD Sensor驅(qū)動邏輯設(shè)計(jì)
基于無線傳送的室內(nèi)通信系統(tǒng)計(jì)設(shè)
用DSP實(shí)現(xiàn)抖動(Jitter)測量的方法
多通道實(shí)時CAN總線模擬器設(shè)計(jì)
基于FPGA的數(shù)據(jù)采集控制模塊設(shè)計(jì)
基于改進(jìn)型二步索引算法OSD電路的FPGA實(shí)現(xiàn)
基于PCI的激光標(biāo)刻控制系統(tǒng)研究
基于VxWorks的MB系列智能可編程控制器設(shè)計(jì)
基于CPLD的全幀型CCD圖像傳感器驅(qū)動系統(tǒng)設(shè)計(jì)
基于FPGA的級聯(lián)結(jié)構(gòu)FFT處理器的優(yōu)化設(shè)計(jì)
基于CPLD的超聲相控陣相控發(fā)射與同步系統(tǒng)的實(shí)現(xiàn)
基于DSP的全橋移相控制感應(yīng)加熱電源研究
一種多處理器并行計(jì)算機(jī)系統(tǒng)的設(shè)計(jì)
基于一種新穎的RFID防沖突算法
用并行口進(jìn)行數(shù)據(jù)采集與控制
應(yīng)用于晶體管圖示儀的CPLD控制器設(shè)計(jì)
線程解析(四)
FPGA開發(fā)中按鍵消抖與單脈沖發(fā)生器電路
基于FPGA的8段數(shù)碼管動態(tài)顯示IP核設(shè)計(jì)
基于PSoC的嵌入式DTMF解碼器實(shí)現(xiàn)方案
燃料開關(guān)測試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
嵌入式多媒體播放器的設(shè)計(jì)與實(shí)現(xiàn)
一種新型的LED屏獲取顯示數(shù)據(jù)方法
基于霍爾傳感器采集與顯示信號系統(tǒng)設(shè)計(jì)
無線傳感器網(wǎng)絡(luò)基于μC/OS-II 的低功耗改進(jìn)
基于USB的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與研究
數(shù)字圖像空域?yàn)V波算法的FPGA設(shè)計(jì)與實(shí)現(xiàn)
采用VHDL設(shè)計(jì)的全數(shù)字鎖相環(huán)電路設(shè)計(jì)
基于FPGA的數(shù)字電視信號發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
自平衡機(jī)器人的控制系統(tǒng)設(shè)計(jì)
LabVIEW計(jì)數(shù)濾波器在信號降噪中的應(yīng)用
基于FPGA的微應(yīng)變數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
ST推出一款全新2-Kbit非接觸式存儲器IC
某型計(jì)算輸出機(jī)試驗(yàn)臺的設(shè)計(jì)
步進(jìn)電機(jī)控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
基于可編程器件的任意進(jìn)制計(jì)數(shù)器的設(shè)計(jì)方法
一種高精度超聲波多路同步測距系統(tǒng)設(shè)計(jì)
買賣網(wǎng)計(jì)數(shù)器、計(jì)數(shù)器技術(shù)資料、計(jì)數(shù)器開發(fā)技術(shù)
由北京輝創(chuàng)互動信息技術(shù)有限公司獨(dú)家運(yùn)營
粵ICP備14064281號 客服群:4031849 交流群:4031839 商務(wù)合作:QQ 775851086