參數資料
型號: CY39100V388-181NC
廠商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件頁數: 26/86頁
文件大?。?/td> 1212K
代理商: CY39100V388-181NC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 26 of 86
Switching Waveforms
(continued)
Asynchronous Reset/Preset
INPUT
t
PRO
REGISTERED
OUTPUT
CLOCK
t
PRR
t
PRW
RESET/PRESET
Output Enable/Disable
GLOBAL CONTROL
t
ER
OUTPUTS
t
EA
INPUT
相關PDF資料
PDF描述
CY39165V388-181NC CPLDs at FPGA Densities
CY39200V388-181NC CPLDs at FPGA Densities
CY3930Z388-181NC CPLDs at FPGA Densities
CY39200V208-200BGI RES 40K-OHM 5% 0.063W 200PPM THK-FILM SMD-0402 TR-7-PA2MM UNMARKED
CY39200Z208-181BGC CPLDs at FPGA Densities
相關代理商/技術參數
參數描述
CY39100V388-233MGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39100V388-233MGI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39100V388-233NTC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39100V388B-125MGC 功能描述:IC CPLD 100K GATE 388-BGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標準包裝:40 系列:ispMACH® 4000C 可編程類型:系統(tǒng)內可編程 最大延遲時間 tpd(1):5.0ns 電壓電源 - 內部:1.65 V ~ 1.95 V 邏輯元件/邏輯塊數目:32 宏單元數:512 門數:- 輸入/輸出數:128 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:176-LQFP 供應商設備封裝:176-TQFP(24x24) 包裝:托盤
CY39100V388B-125MGI 制造商:Cypress Semiconductor 功能描述:CPLD DELTA39K 100K GATES 1536 MCRCLLS 0.18UM 2.5V/3.3V 388BG - Bulk