SIGIN Input PC1 VCO adj" />
參數(shù)資料
型號: CD74HC4046APWR
廠商: Texas Instruments
文件頁數(shù): 13/34頁
文件大?。?/td> 0K
描述: IC PLL W/VCO 16-TSSOP
標(biāo)準(zhǔn)包裝: 1
系列: 74HC
類型: 鎖相環(huán)路(PLL)
PLL:
輸入: CMOS
輸出: CMOS
電路數(shù): 1
比率 - 輸入:輸出: 1:4
差分 - 輸入:輸出: 無/無
頻率 - 最大: 38MHz
除法器/乘法器: 無/無
電源電壓: 2 V ~ 6 V
工作溫度: -55°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 16-TSSOP(0.173",4.40mm 寬)
供應(yīng)商設(shè)備封裝: 16-TSSOP
包裝: 標(biāo)準(zhǔn)包裝
產(chǎn)品目錄頁面: 964 (CN2011-ZH PDF)
其它名稱: 296-9210-6
20
PLL Conditions with
No Signal at the
SIGIN Input
PC1
VCO adjusts to fo with φDEMOUT = 90
o and V
VCOIN = 1/2 VCC (see Figure 2)
PC2
VCO adjusts to fMIN with φDEMOUT = -360
o and V
VCOIN = 0V (see Figure 4)
PC3
VCO adjusts to fMAX with φDEMOUT = 360
o and V
VCOIN = VCC (see Figure 6)
PLL Frequency
Capture Range
PC1, PC2 or PC3
Loop Filter Component Selection
PLL Locks on
Harmonics at Center
Frequency
PC1 or PC3
Yes
PC2
No
Noise Rejection at
Signal Input
PC1
High
PC2 or PC3
Low
AC Ripple Content
when PLL is Locked
PC1
fr = 2fi, large ripple content at φDEMOUT = 90
o
PC2
fr = fi, small ripple content at φDEMOUT = 0
o
PC3
fr = fSIGIN, large ripple content at φDEMOUT = 180
o
SUBJECT
PHASE
COMPARATOR
DESIGN CONSIDERATIONS
A small capture range (2fc) is obtained if τ > 2fc 1/π (2πfL/τ.)
1/2
FIGURE 46. SIMPLE LOOP FILTER FOR PLL WITHOUT OFFSET
(A)
τ = R3 x C2
(B) AMPLITUDE CHARACTERISTIC
(C) POLE-ZERO DIAGRAM
R3
C2
INPUT
OUTPUT
|F(j
ω)|
ω
-1/
τ
FIGURE 47. SIMPLE LOOP FILTER FOR PLL WITH OFFSET
(A)
τ1 = R3 x C2;
(B) AMPLITUDE CHARACTERISTIC
(C) POLE-ZERO DIAGRAM
|F(j
ω)|
ω
-1/
τ2
R3
C2
INPUT
OUTPUT
τ2 = R4 x C2;
τ3 = (R3 + R4) x C2
-1/
τ3
m
1/
τ3 1/τ2
R4
m =
R4
R3 + R4
CD54HC4046A, CD74HC4046A, CD54HCT4046A, CD74HCT4046A
相關(guān)PDF資料
PDF描述
MS27484E20F1P CONN PLUG 79POS STRAIGHT W/PINS
X9420YS16ZT1 IC DGTL POT 2.5K 1CH 16SOIC
VE-J4J-MZ-S CONVERTER MOD DC/DC 36V 25W
MS3100C28-21P CONN RCPT 37POS WALL MNT W/PINS
X9420WS16ZT1 IC DGTL POT 10K 1CH 16SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CD74HC4046APWRE4 功能描述:鎖相環(huán) - PLL Hi-Spd CMOS Logic PLL RoHS:否 制造商:Silicon Labs 類型:PLL Clock Multiplier 電路數(shù)量:1 最大輸入頻率:710 MHz 最小輸入頻率:0.002 MHz 輸出頻率范圍:0.002 MHz to 808 MHz 電源電壓-最大:3.63 V 電源電壓-最小:1.71 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:QFN-36 封裝:Tray
CD74HC4046APWRG4 功能描述:鎖相環(huán) - PLL Hi Sp CMOS Log Phase Locked-Loop RoHS:否 制造商:Silicon Labs 類型:PLL Clock Multiplier 電路數(shù)量:1 最大輸入頻率:710 MHz 最小輸入頻率:0.002 MHz 輸出頻率范圍:0.002 MHz to 808 MHz 電源電壓-最大:3.63 V 電源電壓-最小:1.71 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:QFN-36 封裝:Tray
CD74HC4046APWT 功能描述:鎖相環(huán) - PLL Hi-Spd CMOS Logic PLL RoHS:否 制造商:Silicon Labs 類型:PLL Clock Multiplier 電路數(shù)量:1 最大輸入頻率:710 MHz 最小輸入頻率:0.002 MHz 輸出頻率范圍:0.002 MHz to 808 MHz 電源電壓-最大:3.63 V 電源電壓-最小:1.71 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:QFN-36 封裝:Tray
CD74HC4046APWTE4 功能描述:鎖相環(huán) - PLL Hi-Spd CMOS Logic PLL RoHS:否 制造商:Silicon Labs 類型:PLL Clock Multiplier 電路數(shù)量:1 最大輸入頻率:710 MHz 最小輸入頻率:0.002 MHz 輸出頻率范圍:0.002 MHz to 808 MHz 電源電壓-最大:3.63 V 電源電壓-最小:1.71 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:QFN-36 封裝:Tray
CD74HC4046APWTG4 功能描述:鎖相環(huán) - PLL Hi Sp CMOS Log Phase Locked-Loop RoHS:否 制造商:Silicon Labs 類型:PLL Clock Multiplier 電路數(shù)量:1 最大輸入頻率:710 MHz 最小輸入頻率:0.002 MHz 輸出頻率范圍:0.002 MHz to 808 MHz 電源電壓-最大:3.63 V 電源電壓-最小:1.71 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:QFN-36 封裝:Tray