Schematic Diagram (One Amplifier of Two) FIGURE 2. TEST CIRCUIT AMPLIFIER (30d" />
參數(shù)資料
型號: CA3240EZ
廠商: Intersil
文件頁數(shù): 11/15頁
文件大?。?/td> 0K
描述: IC OPAMP DUAL BIMOS 4.5MHZ 8DIP
標(biāo)準(zhǔn)包裝: 50
放大器類型: 通用
電路數(shù): 2
轉(zhuǎn)換速率: 9 V/µs
增益帶寬積: 4.5MHz
電流 - 輸入偏壓: 10pA
電壓 - 輸入偏移: 5000µV
電流 - 電源: 8mA
電流 - 輸出 / 通道: 40mA
電壓 - 電源,單路/雙路(±): 4 V ~ 36 V,±2 V ~ 18 V
工作溫度: -40°C ~ 85°C
安裝類型: 通孔
封裝/外殼: 8-DIP(0.300",7.62mm)
供應(yīng)商設(shè)備封裝: 8-PDIP
包裝: 管件
產(chǎn)品目錄頁面: 1233 (CN2011-ZH PDF)
5
FN1050.6
March 4, 2005
Schematic Diagram (One Amplifier of Two)
FIGURE 2. TEST CIRCUIT AMPLIFIER (30dB GAIN) USED FOR WIDEBAND NOISE MEASUREMENT
Test Circuits and Waveforms (Continued)
RS
CA3240
+15V
-15V
0.01
μF
0.01
μF
+
-
BW (-3dB) = 140kHz
TOTAL NOISE VOLTAGE
30.1k
Ω
1k
Ω
1M
Ω
(REFERRED TO INPUT) = 48
μV (TYP)
NOISE
VOLTAGE
OUTPUT
BIAS CIRCUIT
INPUT STAGE
SECOND STAGE
OUTPUT STAGE
DYNAMIC CURRENT SINK
V+
OUTPUT
V-
INVERTING
INPUT
NON-INVERTING
INPUT +
-
R1
8K
Q1
D1
Q6
Q7
Q8
Q2
Q5
Q4
Q3
D2
D3
D4
D5
Q9 Q10
R2
500
Ω
R5
500
Ω
R4
500
Ω
R3
500
Ω
Q11
Q12
Q13
C1
12pF
Q14
R6
50
Ω
R7
30
Ω
Q15
Q16
R8
1K
R11
20
Ω
Q17
R10
1K
R9
50
Ω
D7
D8
Q20
Q21
R12
12K
R14
20K
R13
15K
D6
Q18
Q19
NOTES:
9. All resistance values are in ohms.
CA3240, CA3240A
相關(guān)PDF資料
PDF描述
2410SFV2.00FM/125-2 FUSE 2A 125V FAST 2410
2410SFV0.50FM/125-2 FUSE 0.5A 125V FAST 2410
147738-2 CONN RCPT 3POS VERT SMD GOLD
929715-01-06-I CONN HEADER 12POS DUAL .100 STR
147727-6 CONN RCPT 7POS VERT T/H TIN
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CA3240R2188 制造商:Harris Corporation 功能描述:
CA3240T 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Analog IC
CA3241E 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Consumer IC
CA3242 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:Quad-Gated Inverting Power Driver For Interfacing Low-Level Logic to High Current Load
CA3242E 制造商:Intersil Corporation 功能描述: 制造商:Rochester Electronics LLC 功能描述: