• 參數(shù)資料
    型號(hào): C8051F317-GM
    廠商: Silicon Laboratories Inc
    文件頁數(shù): 92/228頁
    文件大?。?/td> 0K
    描述: IC 8051 MCU FLASH 16KB 24QFN
    產(chǎn)品培訓(xùn)模塊: Serial Communication Overview
    標(biāo)準(zhǔn)包裝: 91
    系列: C8051F31x
    核心處理器: 8051
    芯體尺寸: 8-位
    速度: 25MHz
    連通性: SMBus(2 線/I²C),SPI,UART/USART
    外圍設(shè)備: POR,PWM,WDT
    輸入/輸出數(shù): 21
    程序存儲(chǔ)器容量: 16KB(16K x 8)
    程序存儲(chǔ)器類型: 閃存
    RAM 容量: 1.25K x 8
    電壓 - 電源 (Vcc/Vdd): 2.7 V ~ 3.6 V
    振蕩器型: 內(nèi)部
    工作溫度: -40°C ~ 85°C
    封裝/外殼: 24-WFQFN 裸露焊盤
    包裝: 管件
    產(chǎn)品目錄頁面: 621 (CN2011-ZH PDF)
    其它名稱: 336-1282-5
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁當(dāng)前第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁
    Rev. 1.7
    181
    C8051F310/1/2/3/4/5/6/7
    SFR Definition 16.2. SPI0CN: SPI0 Control
    Bit 7:
    SPIF: SPI0 Interrupt Flag.
    This bit is set to logic 1 by hardware at the end of a data transfer. If interrupts are enabled,
    setting this bit causes the CPU to vector to the SPI0 interrupt service routine. This bit is not
    automatically cleared by hardware. It must be cleared by software.
    Bit 6:
    WCOL: Write Collision Flag.
    This bit is set to logic 1 by hardware (and generates a SPI0 interrupt) to indicate a write to
    the SPI0 data register was attempted while a data transfer was in progress. It must be
    cleared by software.
    Bit 5:
    MODF: Mode Fault Flag.
    This bit is set to logic 1 by hardware (and generates a SPI0 interrupt) when a master mode
    collision is detected (NSS is low, MSTEN = 1, and NSSMD[1:0] = 01). This bit is not auto-
    matically cleared by hardware. It must be cleared by software.
    Bit 4:
    RXOVRN: Receive Overrun Flag (Slave Mode only).
    This bit is set to logic 1 by hardware (and generates a SPI0 interrupt) when the receive buf-
    fer still holds unread data from a previous transfer and the last bit of the current transfer is
    shifted into the SPI0 shift register. This bit is not automatically cleared by hardware. It must
    be cleared by software.
    Bits 3–2: NSSMD1–NSSMD0: Slave Select Mode.
    Selects between the following NSS operation modes:
    00: 3-Wire Slave or 3-wire Master Mode. NSS signal is not routed to a port pin.
    01: 4-Wire Slave or Multi-Master Mode (Default). NSS is always an input to the device.
    1x: 4-Wire Single-Master Mode. NSS signal is mapped as an output from the device and will
    assume the value of NSSMD0.
    Bit 1:
    TXBMT: Transmit Buffer Empty.
    This bit will be set to logic 0 when new data has been written to the transmit buffer. When
    data in the transmit buffer is transferred to the SPI shift register, this bit will be set to logic 1,
    indicating that it is safe to write a new byte to the transmit buffer.
    Bit 0:
    SPIEN: SPI0 Enable.
    This bit enables/disables the SPI.
    0: SPI disabled.
    1: SPI enabled.
    R/W
    R
    R/W
    Reset Value
    SPIF
    WCOL
    MODF
    RXOVRN NSSMD1 NSSMD0
    TXBMT
    SPIEN
    00000110
    Bit7
    Bit6
    Bit5
    Bit4
    Bit3
    Bit2
    Bit1
    Bit0
    Bit
    Addressable
    SFR Address: 0xF8
    相關(guān)PDF資料
    PDF描述
    3-1747981-1 CONN RECPT HDMI SMT R/A W/FLNG
    XM4M-2932-1312 CONN DVI 29POS 1.5A DIGTL/ANALOG
    P87C54X2BA,512 IC 80C51 MCU 256 RAM 44PLCC
    P87LPC764BN,112 IC 80C51 MCU 4K OTP 20-DIP
    C8051F920-GQ IC 8051 MCU 32K FLASH 32-LQFP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    C8051F317-GMR 功能描述:8位微控制器 -MCU 16KB 24Pin MCU RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    C8051F320 功能描述:8位微控制器 -MCU 16KB 10ADC RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    C8051F320DK 功能描述:開發(fā)板和工具包 - 8051 MCU DEVELOPMENT KIT W/ US POWER SUPPLY RoHS:否 制造商:Silicon Labs 產(chǎn)品:Development Kits 工具用于評(píng)估:C8051F960, Si7005 核心: 接口類型:USB 工作電源電壓:
    C8051F320DK-U 功能描述:DEV KIT FOR C8051F320/F321 RoHS:否 類別:編程器,開發(fā)系統(tǒng) >> 過時(shí)/停產(chǎn)零件編號(hào) 系列:- 標(biāo)準(zhǔn)包裝:1 系列:- 類型:MCU 適用于相關(guān)產(chǎn)品:Freescale MC68HC908LJ/LK(80-QFP ZIF 插口) 所含物品:面板、纜線、軟件、數(shù)據(jù)表和用戶手冊(cè) 其它名稱:520-1035
    C8051F320-GQ 功能描述:8位微控制器 -MCU 16KB 10ADC USB 32P MCU Rev E RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT