參數(shù)資料
型號: C8051F02X
廠商: Electronic Theatre Controls, Inc.
英文描述: 8K ISP FLASH MCU Family
中文描述: 8K的ISP的閃存微控制器系列
文件頁數(shù): 13/272頁
文件大小: 4207K
代理商: C8051F02X
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁當前第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁
C8051F020/1/2/3
Rev. 1.4
13
18. SYSTEM MANAGEMENT BUS / I2C BUS (SMBUS0).................................................183
Figure 18.1. SMBus0 Block Diagram ...................................................................................183
Figure 18.2. Typical SMBus Configuration ..........................................................................184
Figure 18.3. SMBus Transaction...........................................................................................185
Figure 18.4. Typical Master Transmitter Sequence...............................................................187
Figure 18.5. Typical Master Receiver Sequence...................................................................187
Figure 18.6. Typical Slave Transmitter Sequence.................................................................188
Figure 18.7. Typical Slave Receiver Sequence .....................................................................188
Figure 18.8. SMB0CN: SMBus0 Control Register ...............................................................191
Figure 18.9. SMB0CR: SMBus0 Clock Rate Register..........................................................192
Figure 18.10. SMB0DAT: SMBus0 Data Register ...............................................................193
Figure 18.11. SMB0ADR: SMBus0 Address Register..........................................................193
Figure 18.12. SMB0STA: SMBus0 Status Register..............................................................194
Table 18.1. SMB0STA Status Codes and States..................................................................195
19. SERIAL PERIPHERAL INTERFACE BUS (SPI0)........................................................197
Figure 19.1. SPI Block Diagram............................................................................................197
Figure 19.2. Typical SPI Interconnection..............................................................................198
Figure 19.3. Full Duplex Operation.......................................................................................199
Figure 19.4. Data/Clock Timing Diagram.............................................................................200
Figure 19.5. SPI0CFG: SPI0 Configuration Register............................................................201
Figure 19.6. SPI0CN: SPI0 Control Register........................................................................202
Figure 19.7. SPI0CKR: SPI0 Clock Rate Register................................................................203
Figure 19.8. SPI0DAT: SPI0 Data Register..........................................................................203
20. UART0..................................................................................................................................205
Figure 20.1. UART0 Block Diagram.....................................................................................205
Table 20.1. UART0 Modes ..................................................................................................206
Figure 20.2. UART0 Mode 0 Interconnect............................................................................206
Figure 20.3. UART0 Mode 0 Timing Diagram.....................................................................206
Figure 20.4. UART0 Mode 1 Timing Diagram.....................................................................207
Figure 20.5. UART Modes 2 and 3 Timing Diagram............................................................208
Figure 20.6. UART Modes 1, 2, and 3 Interconnect Diagram ..............................................209
Figure 20.7. UART Multi-Processor Mode Interconnect Diagram.......................................210
Table 20.2. Oscillator Frequencies for Standard Baud Rates...............................................212
Figure 20.8. SCON0: UART0 Control Register....................................................................213
Figure 20.9. SBUF0: UART0 Data Buffer Register..............................................................214
Figure 20.10. SADDR0: UART0 Slave Address Register....................................................214
Figure 20.11. SADEN0: UART0 Slave Address Enable Register........................................214
21. UART1..................................................................................................................................215
Figure 21.1. UART1 Block Diagram.....................................................................................215
Table 21.1. UART1 Modes ..................................................................................................216
Figure 21.2. UART1 Mode 0 Interconnect............................................................................216
Figure 21.3. UART1 Mode 0 Timing Diagram.....................................................................216
Figure 21.4. UART1 Mode 1 Timing Diagram.....................................................................217
Figure 21.5. UART Modes 2 and 3 Timing Diagram............................................................218
Figure 21.6. UART Modes 1, 2, and 3 Interconnect Diagram ..............................................219
相關PDF資料
PDF描述
C8051F226DK 8K Flash, 256 RAM, 48-Pin MCU
C8051F2XX Mixed Signal 8 kB ISP Flash MCU Family
C8061-01 Multichannel detector head controller
C8062-01 Circular Connector; MIL SPEC:MIL-C-26482, Series I, Solder; Body Material:Aluminum; Series:PT06; No. of Contacts:26; Connector Shell Size:16; Connecting Termination:Solder; Circular Shell Style:Straight Plug; Body Style:Straight
C8060 InGaAs multichannel detector head
相關代理商/技術參數(shù)
參數(shù)描述
C8051F040 功能描述:8位微控制器 -MCU 64KB 12ADC RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT
C8051F040DK 功能描述:開發(fā)板和工具包 - 8051 C8051F040DK W/ US POWER SUPPLY RoHS:否 制造商:Silicon Labs 產(chǎn)品:Development Kits 工具用于評估:C8051F960, Si7005 核心: 接口類型:USB 工作電源電壓:
C8051F040DK-A 功能描述:DEV KIT FOR F040/F041/F042/F043 RoHS:否 類別:編程器,開發(fā)系統(tǒng) >> 過時/停產(chǎn)零件編號 系列:- 標準包裝:1 系列:- 類型:MCU 適用于相關產(chǎn)品:Freescale MC68HC908LJ/LK(80-QFP ZIF 插口) 所含物品:面板、纜線、軟件、數(shù)據(jù)表和用戶手冊 其它名稱:520-1035
C8051F040DK-B 功能描述:DEV KIT FOR F040/F041/F042/F043 RoHS:否 類別:編程器,開發(fā)系統(tǒng) >> 過時/停產(chǎn)零件編號 系列:- 標準包裝:1 系列:- 類型:MCU 適用于相關產(chǎn)品:Freescale MC68HC908LJ/LK(80-QFP ZIF 插口) 所含物品:面板、纜線、軟件、數(shù)據(jù)表和用戶手冊 其它名稱:520-1035
C8051F040DK-E 功能描述:DEV KIT FOR F040/F041/F042/F043 RoHS:否 類別:編程器,開發(fā)系統(tǒng) >> 過時/停產(chǎn)零件編號 系列:- 標準包裝:1 系列:- 類型:MCU 適用于相關產(chǎn)品:Freescale MC68HC908LJ/LK(80-QFP ZIF 插口) 所含物品:面板、纜線、軟件、數(shù)據(jù)表和用戶手冊 其它名稱:520-1035