參數(shù)資料
        型號(hào): ATTINY44-20SSUR
        廠商: Atmel
        文件頁數(shù): 192/238頁
        文件大小: 0K
        描述: MCU AVR 4KB FLASH 20MHZ 14SOIC
        產(chǎn)品培訓(xùn)模塊: tinyAVR Introduction
        標(biāo)準(zhǔn)包裝: 3,000
        系列: AVR® ATtiny
        核心處理器: AVR
        芯體尺寸: 8-位
        速度: 20MHz
        連通性: USI
        外圍設(shè)備: 欠壓檢測(cè)/復(fù)位,POR,PWM,WDT
        輸入/輸出數(shù): 12
        程序存儲(chǔ)器容量: 4KB(2K x 16)
        程序存儲(chǔ)器類型: 閃存
        EEPROM 大?。?/td> 256 x 8
        RAM 容量: 256 x 8
        電壓 - 電源 (Vcc/Vdd): 2.7 V ~ 5.5 V
        數(shù)據(jù)轉(zhuǎn)換器: A/D 8x10b
        振蕩器型: 內(nèi)部
        工作溫度: -40°C ~ 85°C
        封裝/外殼: 14-SOIC(0.154",3.90mm 寬)
        包裝: 帶卷 (TR)
        其它名稱: ATTINY44-20SSUR-ND
        ATTINY44-20SSURTR
        第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁當(dāng)前第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁
        57
        8006K–AVR–10/10
        ATtiny24/44/84
        Consider the clock period starting shortly after the first falling edge of the system clock. The latch
        is closed when the clock is low, and goes transparent when the clock is high, as indicated by the
        shaded region of the “SYNC LATCH” signal. The signal value is latched when the system clock
        goes low. It is clocked into the PINxn Register at the succeeding positive clock edge. As indi-
        cated by the two arrows tpd,max and tpd,min, a single signal transition on the pin will be delayed
        between and 1 system clock period depending upon the time of assertion.
        When reading back a software assigned pin value, a nop instruction must be inserted as indi-
        cated in Figure 10-4 on page 57. The out instruction sets the “SYNC LATCH” signal at the
        positive edge of the clock. In this case, the delay tpd through the synchronizer is one system
        clock period.
        Figure 10-4. Synchronization when Reading a Software Assigned Pin Value
        The following code example shows how to set port A pins 0 and 1 high, 2 and 3 low, and define
        the port pins from 4 to 5 as input with a pull-up assigned to port pin 4. The resulting pin values
        are read back again, but as previously discussed, a nop instruction is included to be able to read
        back the value recently assigned to some of the pins.
        Note:
        Two temporary registers are used to minimize the time from pull-ups are set on pins 0, 1 and 4,
        until the direction bits are correctly set, defining bit 2 and 3 as low and redefining bits 0 and 1 as
        strong high drivers.
        Assembly Code Example
        ...
        ; Define pull-ups and set outputs high
        ; Define directions for port pins
        ldi
        r16,(1<<PA4)|(1<<PA1)|(1<<PA0)
        ldi
        r17,(1<<DDA3)|(1<<DDA2)|(1<<DDA1)|(1<<DDA0)
        out
        PORTA,r16
        out
        DDRA,r17
        ; Insert nop for synchronization
        nop
        ; Read port pins
        in
        r16,PINA
        ...
        out PORTx, r16
        nop
        in r17, PINx
        0xFF
        0x00
        0xFF
        SYSTEM CLK
        r16
        INSTRUCTIONS
        SYNC LATCH
        PINxn
        r17
        t
        pd
        相關(guān)PDF資料
        PDF描述
        ATTINY24-20SSUR MCU AVR 2KB FLASH 20MHZ 14SOIC
        PCA8575PW,112 IC I/O EXPANDER I2C 16B 24TSSOP
        PCA9535D,118 IC I/O EXPANDER I2C 16B 24SOIC
        292204-2 CONN CARD EDGE 8POS DL 2MM TIN
        ATTINY44V-10SSUR MCU AVR 4KB FLASH 10MHZ 14-SOIC
        相關(guān)代理商/技術(shù)參數(shù)
        參數(shù)描述
        ATTINY44A 制造商:ATMEL 制造商全稱:ATMEL Corporation 功能描述:8-bit Microcontroller with 2K/4K Bytes In-System Programmable Flash
        ATTINY44A-CCU 功能描述:8位微控制器 -MCU AVR 4KB FL 256B EE 256B SRAM 20MHz IND RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
        ATTINY44A-CCUR 功能描述:8位微控制器 -MCU 4KB FLSH 256B EE256B SRAM-20MHz, IND, RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
        ATTINY44A-MF 功能描述:8位微控制器 -MCU 4KB FLSH 256B EE256B SRAM-20MHz HI, 125C RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
        ATTINY44A-MFR 功能描述:8位微控制器 -MCU 4KB FLSH 256B EE256B SRAM-20MHz HI, 125C RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT