Revision 23 2-33 Table 2-35 Summary of I/O Timing Characteristics—Software Default Settings, Std. Speed Grade," />
  • 參數(shù)資料
    型號: AGL060V5-VQ100
    廠商: Microsemi SoC
    文件頁數(shù): 195/250頁
    文件大?。?/td> 0K
    描述: IC FPGA 1KB FLASH 60K 100-VQFP
    標(biāo)準(zhǔn)包裝: 90
    系列: IGLOO
    邏輯元件/單元數(shù): 1536
    RAM 位總計(jì): 18432
    輸入/輸出數(shù): 71
    門數(shù): 60000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 70°C
    封裝/外殼: 100-TQFP
    供應(yīng)商設(shè)備封裝: 100-VQFP(14x14)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁當(dāng)前第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁
    IGLOO Low Power Flash FPGAs
    Revision 23
    2-33
    Table 2-35 Summary of I/O Timing Characteristics—Software Default Settings, Std. Speed Grade,
    Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.14 V, Worst-Case VCCI (per
    standard)
    Applicable to Standard Plus I/O Banks
    I/O
    S
    tan
    dard
    Drive
    S
    tr
    eng
    th
    Equivalent
    Sof
    tware
    Default
    Drive
    S
    tren
    g
    th
    Op
    tio
    n
    1 (mA)
    Slew
    Rate
    Cap
    acitiv
    eLo
    ad
    (pF
    )
    Extern
    al
    Resisto
    r
    (
    )
    t DOU
    T(ns)
    t DP
    (ns)
    t DIN
    (n
    s)
    t PY
    (ns)
    t EOU
    T
    (ns)
    t ZL
    (ns)
    t ZH
    (ns)
    t LZ
    (ns)
    t HZ
    (ns)
    t ZLS
    (n
    s)
    t ZHS
    (ns)
    Unit
    s
    3.3 V
    LVTTL /
    3.3 V
    LVCMOS
    12 mA
    12
    High
    5
    1.55 2.31 0.26 0.97 1.10 2.34 1.86 2.93 3.64 8.12 7.65 ns
    3.3 V
    LVCMOS
    Wide
    Range2
    100 A
    12
    High
    5
    1.55 3.20 0.26 1.32 1.10 3.20 2.52 4.01 4.97 8.99 8.31 ns
    2.5 V
    LVCMOS
    12 mA
    12
    High
    5
    1.55 2.29 0.26 1.19 1.10 2.32 1.94 2.94 3.52 8.10 7.73 ns
    1.8 V
    LVCMOS
    8 mA
    8
    High
    5
    1.55 2.43 0.26 1.11 1.10 2.47 2.16 2.99 3.39 8.25 7.94 ns
    1.5 V
    LVCMOS
    4 mA
    4
    High
    5
    1.55 2.68 0.26 1.27 1.10 2.72 2.39 3.07 3.37 8.50 8.18 ns
    1.2 V
    LVCMOS
    2 mA
    2
    High
    5
    1.55 3.22 0.26 1.59 1.10 3.11 2.78 3.29 3.48 8.90 8.57 ns
    1.2 V
    LVCMOS
    Wide
    Range3
    100 A
    2
    High
    5
    1.55 3.22 0.26 1.59 1.10 3.11 2.78 3.29 3.48 8.90 8.57 ns
    3.3 V PCI
    Per
    PCI
    spec
    High
    10 252 1.55 2.53 0.26 0.84 1.10 2.57 1.98 2.93 3.64 8.35 7.76 ns
    3.3 V
    PCI-X
    Per
    PCI-X
    spec
    High 10
    252 1.55 2.53 0.25 0.85 1.10 2.57 1.98 2.93 3.64 8.35 7.76 ns
    Notes:
    1. The minimum drive strength for any LVCMOS 1.2 V or LVCMOS 3.3 V software configuration when run in wide range is
    ±100 A. Drive strength displayed in the software is supported for normal range only. For a detailed I/V curve, refer to
    the IBIS models.
    2. All LVCMOS 3.3 V software macros support LVCMOS 3.3 V wide range as specified in the JESD-8B specification.
    3. All LVCMOS 1.2 V software macros support LVCMOS 1.2 V wide range as specified in the JESD8-12 specification
    4. Resistance is used to measure I/O propagation delays as defined in PCI specifications. See Figure 2-12 on page 2-78
    for connectivity. This resistor is not required during normal operation.
    5. For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-7 for derating values.
    相關(guān)PDF資料
    PDF描述
    AGLN060V5-ZVQ100 IC FPGA NANO 1KB 60K 100VQFP
    AYM28DTAT-S189 CONN EDGECARD 56POS R/A .156 SLD
    ASM28DTAT-S189 CONN EDGECARD 56POS R/A .156 SLD
    AGM28DTAT-S189 CONN EDGECARD 56POS R/A .156 SLD
    RSA44DTMS CONN EDGECARD 88POS R/A .125 SLD
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    AGL060V5-VQ100I 功能描述:IC FPGA 1KB FLASH 60K 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:IGLOO 標(biāo)準(zhǔn)包裝:152 系列:IGLOO PLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):792 RAM 位總計(jì):- 輸入/輸出數(shù):120 門數(shù):30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應(yīng)商設(shè)備封裝:289-CSP(14x14)
    AGL060V5-VQ144 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
    AGL060V5-VQ144ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
    AGL060V5-VQ144I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
    AGL060V5-VQ144PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology