
NXP Semiconductors
ADC1413S series
Single 14-bit ADC: serial JESD204A interface
NXP B.V. 2011.
All rights reserved.
For more information, please visit: http://www.nxp.com
For sales office addresses, please send an email to: salesaddresses@nxp.com
Date of release: 8 June 2011
Document identifier: ADC1413S_SER
Please be aware that important notices concerning this document and the product(s)
described herein, have been included in section ‘Legal information’.
17. Contents
1
2
3
4
5
6
6.1
6.2
7
8
9
10
10.1
10.2
10.3
10.4
11
11.1
11.1.1
11.1.2
11.1.3
11.2
11.2.1
11.2.2
11.2.3
11.2.4
11.3
11.3.1
11.3.2
11.3.3
11.3.4
11.4
11.4.1
11.5
11.5.1
11.5.2
11.6
11.6.1
11.6.2
11.6.3
11.6.3.1 ADC control registers . . . . . . . . . . . . . . . . . . . 26
11.6.4
JESD204A digital control registers. . . . . . . . . 28
12
Package outline . . . . . . . . . . . . . . . . . . . . . . . . 33
13
Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . 34
14
Revision history. . . . . . . . . . . . . . . . . . . . . . . . 35
General description. . . . . . . . . . . . . . . . . . . . . . 1
Features and benefits . . . . . . . . . . . . . . . . . . . . 1
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Ordering information. . . . . . . . . . . . . . . . . . . . . 2
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 2
Pinning information. . . . . . . . . . . . . . . . . . . . . . 3
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 3
Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 4
Thermal characteristics . . . . . . . . . . . . . . . . . . 5
Static characteristics. . . . . . . . . . . . . . . . . . . . . 5
Dynamic characteristics . . . . . . . . . . . . . . . . . . 8
Dynamic characteristics . . . . . . . . . . . . . . . . . . 8
Clock and digital output timing . . . . . . . . . . . . . 9
Serial output timing. . . . . . . . . . . . . . . . . . . . . 10
SPI timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Application information. . . . . . . . . . . . . . . . . . 12
Analog inputs . . . . . . . . . . . . . . . . . . . . . . . . . 12
Input stage description . . . . . . . . . . . . . . . . . . 12
Anti-kickback circuitry. . . . . . . . . . . . . . . . . . . 13
Transformer . . . . . . . . . . . . . . . . . . . . . . . . . . 13
System reference and power management . . 14
Internal/external reference . . . . . . . . . . . . . . . 14
Programmable full-scale. . . . . . . . . . . . . . . . . 16
Common-mode output voltage (V
O(cm)
) . . . . . 17
Biasing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Clock input . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Drive modes . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Equivalent input circuit . . . . . . . . . . . . . . . . . . 18
Duty cycle stabilizer . . . . . . . . . . . . . . . . . . . . 19
Clock input divider . . . . . . . . . . . . . . . . . . . . . 19
Digital outputs. . . . . . . . . . . . . . . . . . . . . . . . . 19
Serial output equivalent circuit . . . . . . . . . . . . 19
JESD204A serializer. . . . . . . . . . . . . . . . . . . . 20
Digital JESD204A formatter . . . . . . . . . . . . . . 20
ADC core output codes versus input voltage . 21
Serial Peripheral Interface (SPI). . . . . . . . . . . 22
Register description . . . . . . . . . . . . . . . . . . . . 22
Channel control . . . . . . . . . . . . . . . . . . . . . . . 24
Register description . . . . . . . . . . . . . . . . . . . . 26
15
15.1
15.2
15.3
15.4
16
17
Legal information . . . . . . . . . . . . . . . . . . . . . . 36
Data sheet status. . . . . . . . . . . . . . . . . . . . . . 36
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Contact information . . . . . . . . . . . . . . . . . . . . 37
Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38