參數(shù)資料
型號(hào): AD9572ACPZPEC
廠商: Analog Devices Inc
文件頁(yè)數(shù): 12/20頁(yè)
文件大?。?/td> 0K
描述: IC PLL CLOCK GEN 25MHZ 40LFCSP
標(biāo)準(zhǔn)包裝: 1
類型: 時(shí)鐘發(fā)生器,扇出配送,多路復(fù)用器
PLL:
輸入: 晶體
輸出: CMOS,LVDS,LVPECL
電路數(shù): 1
比率 - 輸入:輸出: 1:7
差分 - 輸入:輸出: 無(wú)/是
頻率 - 最大: 156.25MHz
除法器/乘法器: 是/無(wú)
電源電壓: 2.97 V ~ 3.63 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 40-WFQFN 裸露焊盤(pán),CSP
供應(yīng)商設(shè)備封裝: 40-LFCSP-WQ(6x6)
包裝: 托盤(pán)
產(chǎn)品目錄頁(yè)面: 776 (CN2011-ZH PDF)
AD9572
Rev. B | Page 2 of 20
TABLE OF CONTENTS
REVISION HISTORY
/11—Rev. A to Rev. B
Changes to Output Rise Time, tRC2 Parameter and Output Fall
Time, tFC2 Parameter in Table 7....................................................... 6
11/10—Rev. 0 to Rev. A
Changes to Features.......................................................................... 1
Changes to Table 2............................................................................ 4
Changes to Table 3 and Table 4....................................................... 5
Changes to Table 7............................................................................ 6
Added Figure 7 and Figure 8......................................................... 11
Added Figure 14, Figure 15, and Figure 16 ................................. 13
Deleted Original Figure 16 and Figure 19................................... 16
Renumbered Figures Sequentially............................... Throughout
Changes to CMOS Clock Distribution Section.......................... 17
Changes to LVPECL Clock Distribution Section, Added
Figure 23 and Figure 24 ................................................................. 18
Changes to LVDS Clock Distribution Section, Added
Figure 26 .......................................................................................... 18
Changes to Reference Input Section ............................................ 18
Changes to Power and Grounding Considerations and Power
Supply Rejection Section ............................................................... 19
7/09—Revision 0: Initial Version
相關(guān)PDF資料
PDF描述
AD9571ACPZLVD IC PLL CLOCK GEN 25MHZ 40LFCSP
AD9571ACPZPEC IC PLL CLOCK GEN 25MHZ 40LFCSP
ISL22424TFV14Z IC POT DGTL 256TP LN LP 14-TSSOP
ADF4154BRUZ-RL7 IC FRACTION-N FREQ SYNTH 16TSSOP
SY100EL57ZG IC MULTIPLXR 4:1/2:1 DIFF 16SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD9572ACPZPEC-R7 功能描述:IC PLL CLOCK GEN 25MHZ 40LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:1,000 系列:Precision Edge® 類型:時(shí)鐘/頻率合成器 PLL:無(wú) 輸入:CML,PECL 輸出:CML 電路數(shù):1 比率 - 輸入:輸出:2:1 差分 - 輸入:輸出:是/是 頻率 - 最大:10.7GHz 除法器/乘法器:無(wú)/無(wú) 電源電壓:2.375 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-VFQFN 裸露焊盤(pán),16-MLF? 供應(yīng)商設(shè)備封裝:16-MLF?(3x3) 包裝:帶卷 (TR) 其它名稱:SY58052UMGTRSY58052UMGTR-ND
AD9572ACPZPEC-RL 功能描述:IC PLL CLOCK GEN 25MHZ 40LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:1,000 系列:Precision Edge® 類型:時(shí)鐘/頻率合成器 PLL:無(wú) 輸入:CML,PECL 輸出:CML 電路數(shù):1 比率 - 輸入:輸出:2:1 差分 - 輸入:輸出:是/是 頻率 - 最大:10.7GHz 除法器/乘法器:無(wú)/無(wú) 電源電壓:2.375 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-VFQFN 裸露焊盤(pán),16-MLF? 供應(yīng)商設(shè)備封裝:16-MLF?(3x3) 包裝:帶卷 (TR) 其它名稱:SY58052UMGTRSY58052UMGTR-ND
AD9572-EVALZ-LVD 制造商:AD 制造商全稱:Analog Devices 功能描述:Fiber Channel/Ethernet Clock Generator IC, PLL Core, Dividers, 7 Clock Outputs
AD9572-EVALZ-PEC 制造商:AD 制造商全稱:Analog Devices 功能描述:Fiber Channel/Ethernet Clock Generator IC, PLL Core, Dividers, 7 Clock Outputs
AD9572XCPZLVD 制造商:Analog Devices 功能描述: