AVCC = DV
參數(shù)資料
型號: AD7367BRUZ
廠商: Analog Devices Inc
文件頁數(shù): 28/29頁
文件大小: 0K
描述: IC ADC 14BIT SAR 1MSPS 24TSSOP
設計資源: Driving the AD7366/7 Bipolar SAR ADC in Low-Distortion DC-Coupled Appls (CN0042)
標準包裝: 62
位數(shù): 14
采樣率(每秒): 1M
數(shù)據(jù)接口: DSP,MICROWIRE?,QSPI?,串行,SPI?
轉(zhuǎn)換器數(shù)目: 2
功率耗散(最大): 88.8mW
電壓電源: 模擬和數(shù)字,雙 ±
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 24-TSSOP(0.173",4.40mm 寬)
供應商設備封裝: 24-TSSOP
包裝: 管件
輸入數(shù)目和類型: 4 個單端,單極;4 個單端,雙極
產(chǎn)品目錄頁面: 777 (CN2011-ZH PDF)
AD7366/AD7367
Rev. D | Page 7 of 28
TIMING SPECIFICATIONS
AVCC = DVCC = 4.75 V to 5.25 V, VDD = 11.5 V to 16.5 V, VSS = 16.5 V to 11.5 V, VDRIVE = 2.7 V to 5.25 V, TA = 40°C to +85°C,
unless otherwise noted.1
Table 4.
Parameter
Limit at T
MIN, TMAX
Unit
Test Conditions/Comments
2.7 V ≤ V
DRIVE < 4.75 V
4.75 V ≤ V
DRIVE ≤ 5.25 V
t
CONVERT
Conversion time, internal clock; CNVST falling edge to
BUSY falling edge
680
ns max
AD7367
610
ns max
AD7366
f
SCLK
10
kHz min
Frequency of serial read clock
35
48
MHz max
t
QUIET
30
ns min
Minimum quiet time required between the end of serial
read and the start of the next conversion
t
1
10
ns min
Minimum CNVST low pulse
t
2
40
ns min
CNVST falling edge to BUSY rising edge
t
3
0
ns min
BUSY falling edge to MSB, valid when CS is low for t4 prior
to BUSY going low
t
4
10
ns max
Delay from CS falling edge until Pin 1 (DOUTA) and Pin 23
(D
OUTB) are three-state disabled
20
14
ns max
Data access time after SCLK falling edge
t
6
7
ns min
SCLK to data valid hold time
t
7
0.3 × t
SCLK
0.3 × t
SCLK
ns min
SCLK low pulse width
t
8
0.3 × t
SCLK
0.3 × t
SCLK
ns min
SCLK high pulse width
t
9
10
ns max
CS rising edge to DOUTA, DOUTB, high impedance
t
POWER-UP
70
s max
Power-up time from shutdown mode; time required
between CNVST rising edge and CNVST falling edge
1 Sample tested during initial release to ensure compliance. All input signals are specified with t
R = tF = 5 ns (10% to 90% of VDRIVE) and timed from a voltage level of 1.6 V.
All timing specifications are with a 25 pF load capacitance. With a load capacitance greater than 25 pF, a digital buffer or latch must be used. See the Terminology
2 The time required for the output to cross is 0.4 V or 2.4 V.
相關(guān)PDF資料
PDF描述
VE-21R-MX CONVERTER MOD DC/DC 7.5V 75W
VI-B1R-MX-F4 CONVERTER MOD DC/DC 7.5V 75W
LTC1403ACMSE-1#PBF IC ADC 14BIT 2.8MSPS 10-MSOP
VI-B1R-MX-F3 CONVERTER MOD DC/DC 7.5V 75W
VI-B1R-MX-F1 CONVERTER MOD DC/DC 7.5V 75W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD7367BRUZ-5 功能描述:IC ADC 14BIT DUAL 500KSPS 24-TSS RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:- 標準包裝:1 系列:microPOWER™ 位數(shù):8 采樣率(每秒):1M 數(shù)據(jù)接口:串行,SPI? 轉(zhuǎn)換器數(shù)目:1 功率耗散(最大):- 電壓電源:模擬和數(shù)字 工作溫度:-40°C ~ 125°C 安裝類型:表面貼裝 封裝/外殼:24-VFQFN 裸露焊盤 供應商設備封裝:24-VQFN 裸露焊盤(4x4) 包裝:Digi-Reel® 輸入數(shù)目和類型:8 個單端,單極 產(chǎn)品目錄頁面:892 (CN2011-ZH PDF) 其它名稱:296-25851-6
AD7367BRUZ-500RL7 功能描述:IC ADC 14BIT SAR 1MSPS 24TSSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:- 標準包裝:1,000 系列:- 位數(shù):12 采樣率(每秒):300k 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 功率耗散(最大):75mW 電壓電源:單電源 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:24-SOIC(0.295",7.50mm 寬) 供應商設備封裝:24-SOIC 包裝:帶卷 (TR) 輸入數(shù)目和類型:1 個單端,單極;1 個單端,雙極
AD7367BRUZ-5500RL7 功能描述:IC ADC 14BIT DUAL BIPO 24-TSSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:- 標準包裝:1,000 系列:- 位數(shù):16 采樣率(每秒):45k 數(shù)據(jù)接口:串行 轉(zhuǎn)換器數(shù)目:2 功率耗散(最大):315mW 電壓電源:模擬和數(shù)字 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-SOIC(0.295",7.50mm 寬) 供應商設備封裝:28-SOIC W 包裝:帶卷 (TR) 輸入數(shù)目和類型:2 個單端,單極
AD7367BRUZ-5-RL7 功能描述:IC ADC 14BIT DUAL BIPO 24-TSSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:- 標準包裝:1,000 系列:- 位數(shù):16 采樣率(每秒):45k 數(shù)據(jù)接口:串行 轉(zhuǎn)換器數(shù)目:2 功率耗散(最大):315mW 電壓電源:模擬和數(shù)字 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-SOIC(0.295",7.50mm 寬) 供應商設備封裝:28-SOIC W 包裝:帶卷 (TR) 輸入數(shù)目和類型:2 個單端,單極
AD7367BRUZ-REEL7 制造商:AD 制造商全稱:Analog Devices 功能描述:1 MSPS, 8-Channel, Software-Selectable, True Bipolar Input, 12-Bit Plus Sign ADC