VDD = 2.35 V to 3.6 V; V
參數(shù)資料
型號: AD7274BUJZ-REEL7
廠商: Analog Devices Inc
文件頁數(shù): 28/29頁
文件大小: 0K
描述: IC ADC 12BIT 3MSPS TSOT23-8
標準包裝: 3,000
位數(shù): 12
采樣率(每秒): 3M
數(shù)據(jù)接口: DSP,MICROWIRE?,QSPI?,串行,SPI?
轉換器數(shù)目: 1
功率耗散(最大): 18mW
電壓電源: 單電源
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: SOT-23-8 薄型,TSOT-23-8
供應商設備封裝: TSOT-23-8
包裝: 帶卷 (TR)
輸入數(shù)目和類型: 1 個單端,單極
AD7273/AD7274
Rev. 0 | Page 7 of 28
TIMING SPECIFICATIONS
VDD = 2.35 V to 3.6 V; VREF = 2.35 to VDD; TA = TMIN to TMAX, unless otherwise noted.1 Guaranteed by characterization. All input signals
are specified with tr = tf = 2 ns (10% to 90% of VDD) and timed from a voltage level of 1.6 V.
Table 4.
Parameter
Limit at TMIN, TMAX
AD7273/AD7274
Unit
Description
fSCLK2
500
kHz min3
48
MHz max
tCONVERT
14 × tSCLK
AD7274
12 × tSCLK
AD7273
tQUIET
4
ns min
Minimum quiet time required between bus relinquish and start of
next conversion
t1
3
ns min
Minimum CS pulse width
t2
6
ns min
CS to SCLK setup time
t34
4
ns max
Delay from CS until SDATA three-state disabled
t44
15
ns max
Data access time after SCLK falling edge
t5
0.4 tSCLK
ns min
SCLK low pulse width
t6
0.4 tSCLK
ns min
SCLK high pulse width
t74
5
ns min
SCLK to data valid hold time
t8
14
ns max
SCLK falling edge to SDATA three-state
5
ns min
SCLK falling edge to SDATA three-state
t9
4.2
ns max
CS rising edge to SDATA three-state
tPOWER-UP5
1
μs max
Power-up time from full power-down
1 Sample tested during initial release to ensure compliance. All timing specifications given are with a 10 pF load capacitance. With a load capacitance greater than this
value, a digital buffer or latch must be used.
2 Mark/space ratio for the SCLK input is 40/60 to 60/40.
3 Minimum fSCLK at which specifications are guaranteed.
4 The time required for the output to cross the VIH or VIL voltage.
5 See the Power-Up Times section
SCLK
VIH
VIL
SDATA
t4
04973-002
Figure 2. Access Time After SCLK Falling Edge
SCLK
VIH
VIL
SDATA
t7
04973-003
Figure 3. Hold Time After SCLK Falling Edge
SCLK
1.4V
SDATA
t8
04973-004
Figure 4. SCLK Falling Edge SDATA Three-State
相關PDF資料
PDF描述
MAX9727EEP+ IC AMP AUDIO QUAD AB DIFF 20QSOP
D38999/20KE6AN CONN HSG RCPT 6POS WALL MT PINS
MS27513E14B35SC CONN RCPT 37POS BOX MNT W/SCKT
MS27466E19B11P CONN RCPT 11POS WALL MT W/PINS
VE-B21-MW-S CONVERTER MOD DC/DC 12V 100W
相關代理商/技術參數(shù)
參數(shù)描述
AD7274BUJZ-REEL72 制造商:AD 制造商全稱:Analog Devices 功能描述:3 MSPS,10-/12-Bit ADCs in 8-Lead TSOT
AD7276 制造商:AD 制造商全稱:Analog Devices 功能描述:3MSPS,12-/10-/8-Bit ADCs in 6-Lead TSOT
AD7276ARMZ 功能描述:IC ADC 12BIT 3MSPS 8MSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉換器 系列:- 標準包裝:1 系列:microPOWER™ 位數(shù):8 采樣率(每秒):1M 數(shù)據(jù)接口:串行,SPI? 轉換器數(shù)目:1 功率耗散(最大):- 電壓電源:模擬和數(shù)字 工作溫度:-40°C ~ 125°C 安裝類型:表面貼裝 封裝/外殼:24-VFQFN 裸露焊盤 供應商設備封裝:24-VQFN 裸露焊盤(4x4) 包裝:Digi-Reel® 輸入數(shù)目和類型:8 個單端,單極 產(chǎn)品目錄頁面:892 (CN2011-ZH PDF) 其它名稱:296-25851-6
AD7276ARMZ-REEL 功能描述:IC ADC 12BIT 3MSPS 8MSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉換器 系列:- 標準包裝:2,500 系列:- 位數(shù):16 采樣率(每秒):15 數(shù)據(jù)接口:MICROWIRE?,串行,SPI? 轉換器數(shù)目:1 功率耗散(最大):480µW 電壓電源:單電源 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:38-WFQFN 裸露焊盤 供應商設備封裝:38-QFN(5x7) 包裝:帶卷 (TR) 輸入數(shù)目和類型:16 個單端,雙極;8 個差分,雙極 配用:DC1011A-C-ND - BOARD DELTA SIGMA ADC LTC2494
AD7276AUJZ-500RL7 功能描述:IC ADC 12BIT 3MSPS 6TSOT RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉換器 系列:- 標準包裝:1 系列:microPOWER™ 位數(shù):8 采樣率(每秒):1M 數(shù)據(jù)接口:串行,SPI? 轉換器數(shù)目:1 功率耗散(最大):- 電壓電源:模擬和數(shù)字 工作溫度:-40°C ~ 125°C 安裝類型:表面貼裝 封裝/外殼:24-VFQFN 裸露焊盤 供應商設備封裝:24-VQFN 裸露焊盤(4x4) 包裝:Digi-Reel® 輸入數(shù)目和類型:8 個單端,單極 產(chǎn)品目錄頁面:892 (CN2011-ZH PDF) 其它名稱:296-25851-6