VCC = 2.7 V to 5.5 V; al" />
參數(shù)資料
型號(hào): AD5760ACPZ
廠商: Analog Devices Inc
文件頁數(shù): 24/28頁
文件大?。?/td> 0K
描述: IC DAC VOLT OUT 16BIT 24LFCSP
標(biāo)準(zhǔn)包裝: 1
設(shè)置時(shí)間: 2.5µs
位數(shù): 16
數(shù)據(jù)接口: DSP,MICROWIRE?,QSPI?,串行,SPI?
轉(zhuǎn)換器數(shù)目: 1
電壓電源: 模擬和數(shù)字,雙 ±
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 24-VFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 24-LFCSP-VQ EP(4x5)
包裝: 托盤
輸出數(shù)目和類型: 1 電壓,雙極
Data Sheet
AD5760
Rev. D | Page 5 of 28
TIMING CHARACTERISTICS
VCC = 2.7 V to 5.5 V; all specifications TMIN to TMAX, unless otherwise noted.
Table 3.
Parameter
Limit1
Unit
Test Conditions/Comments
IOVCC = 1.71 V to 3.3 V
IOVCC = 3.3 V to 5.5 V
40
28
ns min
SCLK cycle time
92
60
ns min
SCLK cycle time (readback mode)
t2
15
10
ns min
SCLK high time
t3
9
5
ns min
SCLK low time
t4
5
ns min
SYNC to SCLK falling edge setup time
t5
2
ns min
SCLK falling edge to SYNC rising edge hold time
t6
48
40
ns min
Minimum SYNC high time
t7
8
6
ns min
SYNC rising edge to next SCLK falling edge ignore
t8
9
7
ns min
Data setup time
t9
12
7
ns min
Data hold time
t10
13
10
ns min
LDAC falling edge to SYNC falling edge
t11
20
16
ns min
SYNC rising edge to LDAC falling edge
t12
14
11
ns min
LDAC pulse width low
t13
130
ns typ
LDAC falling edge to output response time
t14
130
ns typ
SYNC rising edge to output response time (LDAC tied low)
t15
50
ns min
CLR pulse width low
t16
140
ns typ
CLR pulse activation time
t17
0
ns min
SYNC falling edge to first SCLK rising edge
t18
65
60
ns max
SYNC rising edge to SDO tristate (CL = 50 pF)
t19
62
45
ns max
SCLK rising edge to SDO valid (CL = 50 pF)
t20
0
ns min
SYNC rising edge to SCLK rising edge ignore
t21
35
ns typ
RESET pulse width low
t22
150
ns typ
RESET pulse activation time
1
All input signals are specified with tR = tF = 1 ns/V (10% to 90% of IOVCC) and timed from a voltage level of (VIL + VIH)/2.
2
Maximum SCLK frequency is 35 MHz for write mode and 16 MHz for readback mode.
相關(guān)PDF資料
PDF描述
AD7845KNZ IC DAC 12BIT MULT LC2MOS 24-DIP
LTC1655IN8#PBF IC D/A CONV 16BIT R-R 8-DIP
VE-J3Z-MZ-S CONVERTER MOD DC/DC 2V 10W
VE-J3W-MZ-S CONVERTER MOD DC/DC 5.5V 25W
MS27497E24F24S CONN RCPT 24POS WALL MNT W/SCKT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD5760ACPZ-REEL7 功能描述:數(shù)模轉(zhuǎn)換器- DAC 16B +/-0.5 LSB INL VOut RoHS:否 制造商:Analog Devices 轉(zhuǎn)換器數(shù)量:4 DAC 輸出端數(shù)量:4 轉(zhuǎn)換速率: 分辨率:12 bit 接口類型:Serial (I2C) 穩(wěn)定時(shí)間: 最大工作溫度:+ 105 C 安裝風(fēng)格: 封裝 / 箱體:TSSOP 封裝:Reel
AD5760BCPZ 功能描述:IC DAC VOLT OUT 16BIT 24LFCSP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 產(chǎn)品培訓(xùn)模塊:Data Converter Fundamentals DAC Architectures 標(biāo)準(zhǔn)包裝:750 系列:- 設(shè)置時(shí)間:7µs 位數(shù):16 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 電壓電源:雙 ± 功率耗散(最大):100mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-LCC(J 形引線) 供應(yīng)商設(shè)備封裝:28-PLCC(11.51x11.51) 包裝:帶卷 (TR) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):143k
AD5760BCPZ-REEL7 功能描述:數(shù)模轉(zhuǎn)換器- DAC 16B +/-0.5 LSB INL VOut RoHS:否 制造商:Analog Devices 轉(zhuǎn)換器數(shù)量:4 DAC 輸出端數(shù)量:4 轉(zhuǎn)換速率: 分辨率:12 bit 接口類型:Serial (I2C) 穩(wěn)定時(shí)間: 最大工作溫度:+ 105 C 安裝風(fēng)格: 封裝 / 箱體:TSSOP 封裝:Reel
AD5761ACPZ-RL7 功能描述:IC DAC 16BIT 1CH 8LSB 16LFCSP 制造商:analog devices inc. 系列:- 零件狀態(tài):在售 位數(shù):16 數(shù)模轉(zhuǎn)換器數(shù):1 建立時(shí)間:12.5μs 輸出類型:Voltage - Buffered 差分輸出:無 數(shù)據(jù)接口:SPI 參考類型:外部 電壓 - 電源,模擬:4.5 V ~ 30 V, -16.5V 電壓 - 電源,數(shù)字:1.7 V ~ 5.5 V INL/DNL(LSB):±8(最大),±1(最大) 架構(gòu):R-2R 工作溫度:-40°C ~ 125°C 標(biāo)準(zhǔn)包裝:1
AD5761ARUZ 功能描述:16 Bit Digital to Analog Converter 1 16-TSSOP 制造商:analog devices inc. 系列:- 包裝:管件 零件狀態(tài):有效 位數(shù):16 數(shù)模轉(zhuǎn)換器數(shù):1 建立時(shí)間:12.5μs 輸出類型:Voltage - Buffered 差分輸出:無 數(shù)據(jù)接口:SPI 參考類型:外部 電壓 - 電源,模擬:4.5 V ~ 30 V, -16.5V 電壓 - 電源,數(shù)字:1.7 V ~ 5.5 V INL/DNL(LSB):±8(最大),±1(最大) 架構(gòu):R-2R 工作溫度:-40°C ~ 125°C 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商器件封裝:16-TSSOP 標(biāo)準(zhǔn)包裝:96