參數(shù)資料
型號: AD5583YRVZ
廠商: Analog Devices Inc
文件頁數(shù): 16/20頁
文件大?。?/td> 0K
描述: IC DAC 10BIT QUAD VOUT 48-TSSOP
產(chǎn)品培訓(xùn)模塊: Data Converter Fundamentals
DAC Architectures
標準包裝: 39
設(shè)置時間: 5µs
位數(shù): 10
數(shù)據(jù)接口: 并聯(lián)
轉(zhuǎn)換器數(shù)目: 4
電壓電源: 模擬和數(shù)字,雙 ±
功率耗散(最大): 30mW
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 48-TFSOP(0.240",6.10mm 寬)
供應(yīng)商設(shè)備封裝: 48-TSSOP
包裝: 管件
輸出數(shù)目和類型: 4 電壓,單極;4 電壓,雙極
采樣率(每秒): 200k
產(chǎn)品目錄頁面: 783 (CN2011-ZH PDF)
REV. A
AD5582/AD5583
–5–
TIMING CHARACTERISTICS
Parameter
Symbol
Condition
Min
Typ
Max
Unit
INTERFACE TIMING
*
Chip Select Write Pulse Width
tWCS
35
ns
Chip Select Read Pulse Width
tRCS
130
ns
Write Setup
tWS
50
ns
Write Hold
tWH
0ns
Address Setup
tAS
50
ns
Address Hold
tAH
0ns
Load Setup
tLS
0ns
Load Hold
tLH
0ns
Write Data Setup
tWDS
50
ns
Write Data Hold
tWDH
0ns
Load Data Pulse Width
tLDW
35
ns
Reset Pulse Width
tRESET
35
ns
Read Data Hold
tRDH
0ns
Read Data Setup
tRDS
0ns
Data to Hi-Z
tDZ
CL = 10 pF
80
100
ns
Chip Select to Data
tCSD
CL = 10 pF
80
100
ns
Chip Select Repetitive Pulse Width
tCSP
20
ns
Load Setup in Double Buffer Mode
tLDS
35
ns
Load Data Hold
tLDH
0ns
*All input control signals are specified with tR = tF = 2 ns (10% to 90% of 3 V) and timed from a voltage level of 1.5 V.
Specifications subject to change without notice.
TIMING CHARACTERISTICS
(VDD = 15 V or 5 V, VSS = 0 V, DVDD = 5 V
10%, VREFH = 10 V, VREFL = 0 V, –40 C < TA < +125 C,
unless otherwise noted.)
Parameter
Symbol
Condition
Min
Typ
Max
Unit
INTERFACE TIMING
*
Chip Select Write Pulse Width
tWCS
20
ns
Chip Select Read Pulse Width
tRCS
130
ns
Write Setup
tWS
35
ns
Write Hold
tWH
0ns
Address Setup
tAS
35
ns
Address Hold
tAH
0ns
Load Setup
tLS
0ns
Load Hold
tLH
0ns
Write Data Setup
tWDS
35
ns
Write Data Hold
tWDH
0ns
Load Data Pulse Width
tLDW
20
ns
Reset Pulse Width
tRESET
20
ns
Read Data Hold
tRDH
0ns
Read Data Setup
tRDS
0ns
Data to Hi-Z
tDZ
CL = 10 pF
100
ns
Chip Select to Data
tCSD
CL = 10 pF
100
ns
Chip Select Repetitive Pulse Width
tCSP
10
ns
Load Setup in Double Buffer Mode
tLDS
20
ns
Load Data Hold
tLDH
0ns
*All input control signals are specified with tR = tF = 2 ns (10% to 90% of 3 V) and timed from a voltage level of 1.5 V.
Specifications subject to change without notice.
(VDD = 15 V or 5 V, VSS = 0 V, DVDD = 3 V
10%, VREFH = 10 V, VREFL = 0 V, –40 C < TA < +125 C,
unless otherwise noted.)
相關(guān)PDF資料
PDF描述
AD558KD IC DAC 8BIT 5-15V IN MONO 16CDIP
AD5590BBC IC ADC I/O PORT16 W/AMP 80CSPBGA
AD5621BKSZ-500RL7 IC DAC 12BIT SPI 5V SC70-6
AD5626BRMZ-REEL7 IC DAC NANO 12BIT 8-MSOP
AD5662BRM-1 IC DAC 16BIT BUFF V-OUT 8-MSOP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD5583YRVZ-REEL 功能描述:IC DAC 10BIT QUAD VOUT 48-TSSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 標準包裝:47 系列:- 設(shè)置時間:2µs 位數(shù):14 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 電壓電源:單電源 功率耗散(最大):55µW 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:管件 輸出數(shù)目和類型:1 電流,單極;1 電流,雙極 采樣率(每秒):*
AD558J 制造商:AD 制造商全稱:Analog Devices 功能描述:DACPORT Low Cost, Complete uP-Compatible 8-Bit DAC
AD558JCHIPS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Digital-to-Analog Converter
AD558JD 功能描述:IC DAC 8BIT 5-15V IN MONO 16CDIP RoHS:否 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:DACPORT® 產(chǎn)品培訓(xùn)模塊:Data Converter Fundamentals DAC Architectures 標準包裝:750 系列:- 設(shè)置時間:7µs 位數(shù):16 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 電壓電源:雙 ± 功率耗散(最大):100mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-LCC(J 形引線) 供應(yīng)商設(shè)備封裝:28-PLCC(11.51x11.51) 包裝:帶卷 (TR) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):143k
AD558JN 功能描述:IC DAC 8BIT V-OUT 16-DIP RoHS:否 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:DACPORT® 產(chǎn)品培訓(xùn)模塊:Data Converter Fundamentals DAC Architectures 標準包裝:750 系列:- 設(shè)置時間:7µs 位數(shù):16 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 電壓電源:雙 ± 功率耗散(最大):100mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-LCC(J 形引線) 供應(yīng)商設(shè)備封裝:28-PLCC(11.51x11.51) 包裝:帶卷 (TR) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):143k