Revision 13 2-69 Table 2-96 Parameter Definition and Measuring Nodes Parameter Name Parameter Definition Measu" />
<small id="bhwe1"><menu id="bhwe1"></menu></small>
  • <form id="bhwe1"></form>
    <big id="bhwe1"><xmp id="bhwe1">
  • <pre id="bhwe1"><strike id="bhwe1"></strike></pre>
  • <tr id="bhwe1"></tr>
  • 參數(shù)資料
    型號(hào): A3P400-FG144I
    廠商: Microsemi SoC
    文件頁(yè)數(shù): 203/220頁(yè)
    文件大小: 0K
    描述: IC FPGA 1KB FLASH 400K 144-FBGA
    標(biāo)準(zhǔn)包裝: 160
    系列: ProASIC3
    RAM 位總計(jì): 55296
    輸入/輸出數(shù): 97
    門數(shù): 400000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: -40°C ~ 85°C
    封裝/外殼: 144-LBGA
    供應(yīng)商設(shè)備封裝: 144-FPBGA(13x13)
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)當(dāng)前第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)
    ProASIC3 Flash Family FPGAs
    Revision 13
    2-69
    Table 2-96 Parameter Definition and Measuring Nodes
    Parameter Name
    Parameter Definition
    Measuring Nodes
    (from, to)*
    tOCLKQ
    Clock-to-Q of the Output Data Register
    H, DOUT
    tOSUD
    Data Setup Time for the Output Data Register
    F, H
    tOHD
    Data Hold Time for the Output Data Register
    F, H
    tOSUE
    Enable Setup Time for the Output Data Register
    G, H
    tOHE
    Enable Hold Time for the Output Data Register
    G, H
    tOPRE2Q
    Asynchronous Preset-to-Q of the Output Data Register
    L, DOUT
    tOREMPRE
    Asynchronous Preset Removal Time for the Output Data Register
    L, H
    tORECPRE
    Asynchronous Preset Recovery Time for the Output Data Register
    L, H
    tOECLKQ
    Clock-to-Q of the Output Enable Register
    H, EOUT
    tOESUD
    Data Setup Time for the Output Enable Register
    J, H
    tOEHD
    Data Hold Time for the Output Enable Register
    J, H
    tOESUE
    Enable Setup Time for the Output Enable Register
    K, H
    tOEHE
    Enable Hold Time for the Output Enable Register
    K, H
    tOEPRE2Q
    Asynchronous Preset-to-Q of the Output Enable Register
    I, EOUT
    tOEREMPRE
    Asynchronous Preset Removal Time for the Output Enable Register
    I, H
    tOERECPRE
    Asynchronous Preset Recovery Time for the Output Enable Register
    I, H
    tICLKQ
    Clock-to-Q of the Input Data Register
    A, E
    tISUD
    Data Setup Time for the Input Data Register
    C, A
    tIHD
    Data Hold Time for the Input Data Register
    C, A
    tISUE
    Enable Setup Time for the Input Data Register
    B, A
    tIHE
    Enable Hold Time for the Input Data Register
    B, A
    tIPRE2Q
    Asynchronous Preset-to-Q of the Input Data Register
    D, E
    tIREMPRE
    Asynchronous Preset Removal Time for the Input Data Register
    D, A
    tIRECPRE
    Asynchronous Preset Recovery Time for the Input Data Register
    D, A
    Note: *See Figure 2-14 on page 2-68 for more information.
    相關(guān)PDF資料
    PDF描述
    M1A3P400-FG144I IC FPGA 1KB FLASH 400K 144-FBGA
    EX128-PTQ100I IC FPGA ANTIFUSE 6K 100-TQFP
    EX128-PTQG100I IC FPGA ANTIFUSE 6K 100-TQFP
    M1A3P400-1FG484 IC FPGA 1KB FLASH 400K 484-FBGA
    A40MX04-PLG44I IC FPGA MX SGL CHIP 6K 44-PLCC
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    A3P400-FG144PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    A3P400-FG256 功能描述:IC FPGA 1KB FLASH 400K 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:ProASIC3 標(biāo)準(zhǔn)包裝:152 系列:IGLOO PLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):792 RAM 位總計(jì):- 輸入/輸出數(shù):120 門數(shù):30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應(yīng)商設(shè)備封裝:289-CSP(14x14)
    A3P400-FG256I 功能描述:IC FPGA 1KB FLASH 400K 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:ProASIC3 標(biāo)準(zhǔn)包裝:90 系列:ProASIC3 LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):36864 輸入/輸出數(shù):157 門數(shù):250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應(yīng)商設(shè)備封裝:256-FPBGA(17x17)
    A3P400-FG484 功能描述:IC FPGA 1KB FLASH 400K 484-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:ProASIC3 標(biāo)準(zhǔn)包裝:90 系列:ProASIC3 LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):36864 輸入/輸出數(shù):157 門數(shù):250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應(yīng)商設(shè)備封裝:256-FPBGA(17x17)
    A3P400-FG484I 功能描述:IC FPGA 1KB FLASH 400K 484-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:ProASIC3 標(biāo)準(zhǔn)包裝:90 系列:ProASIC3 LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):36864 輸入/輸出數(shù):157 門數(shù):250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應(yīng)商設(shè)備封裝:256-FPBGA(17x17)