2-102 Revision 13 Table 2-119 FIFO (for A3P250 only, aspect-ratio-dependent) Wo" />
  • <dd id="9oweu"></dd>
  • <thead id="9oweu"><delect id="9oweu"><fieldset id="9oweu"></fieldset></delect></thead>
            
    
    
    參數(shù)資料
    型號: A3P125-1VQG100T
    廠商: Microsemi SoC
    文件頁數(shù): 20/220頁
    文件大小: 0K
    描述: IC FPGA 1KB FLASH 125K 100-VQFP
    標(biāo)準(zhǔn)包裝: 90
    系列: ProASIC3
    RAM 位總計(jì): 36864
    輸入/輸出數(shù): 71
    門數(shù): 125000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: -40°C ~ 125°C
    封裝/外殼: 100-TQFP
    供應(yīng)商設(shè)備封裝: 100-VQFP(14x14)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁當(dāng)前第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁
    ProASIC3 DC and Switching Characteristics
    2-102
    Revision 13
    Table 2-119 FIFO (for A3P250 only, aspect-ratio-dependent)
    Worst Commercial-Case Conditions: TJ = 70°C, VCC = 1.425 V
    Parameter
    Description
    –2
    –1
    Std.
    Units
    tENS
    REN, WEN Setup Time
    3.26
    3.71
    4.36
    ns
    tENH
    REN, WEN Hold Time
    0.00
    ns
    tBKS
    BLK Setup Time
    0.19
    0.22
    0.26
    ns
    tBKH
    BLK Hold Time
    0.00
    ns
    tDS
    Input Data (WD) Setup Time
    0.18
    0.21
    0.25
    ns
    tDH
    Input Data (WD) Hold Time
    0.00
    ns
    tCKQ1
    Clock High to New Data Valid on RD (flow-through)
    2.17
    2.47
    2.90
    ns
    tCKQ2
    Clock High to New Data Valid on RD (pipelined)
    0.94
    1.07
    1.26
    ns
    tRCKEF
    RCLK High to Empty Flag Valid
    1.72
    1.96
    2.30
    ns
    tWCKFF
    WCLK High to Full Flag Valid
    1.63
    1.86
    2.18
    ns
    tCKAF
    Clock High to Almost Empty/Full Flag Valid
    6.19
    7.05
    8.29
    ns
    tRSTFG
    RESET Low to Empty/Full Flag Valid
    1.69
    1.93
    2.27
    ns
    tRSTAF
    RESET Low to Almost Empty/Full Flag Valid
    6.13
    6.98
    8.20
    ns
    tRSTBQ
    RESET Low to Data Out Low on RD (flow-through)
    0.92
    1.05
    1.23
    ns
    RESET Low to Data Out Low on RD (pipelined)
    0.92
    1.05
    1.23
    ns
    tREMRSTB
    RESET Removal
    0.29
    0.33
    0.38
    ns
    tRECRSTB
    RESET Recovery
    1.50
    1.71
    2.01
    ns
    tMPWRSTB
    RESET Minimum Pulse Width
    0.21
    0.24
    0.29
    ns
    tCYC
    Clock Cycle Time
    3.23
    3.68
    4.32
    ns
    FMAX
    Maximum Frequency for FIFO
    310
    272
    231
    MHz
    相關(guān)PDF資料
    PDF描述
    EPF6016QC240-2N IC FLEX 6000 FPGA 16K 240-RQFP
    EPF6016QC240-2 IC FLEX 6000 FPGA 16K 240-RQFP
    EP4CE30F29C9LN IC CYCLONE IV FPGA 30K 780FBGA
    EP4CE30F29C8N IC CYCLONE IV FPGA 30K 780FBGA
    A40MX02-2PL68 IC FPGA MX SGL CHIP 3K 68-PLCC
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    A3P125-1VQG144 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    A3P125-1VQG144ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    A3P125-1VQG144I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    A3P125-1VQG144PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    A3P125-1VQG144T 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Automotive ProASIC3 Flash Family FPGAs