2-52 Revision 13 1.8 V LVCMOS Low-voltage CMOS for 1.8 V is an extension of the LVCMOS standard (" />
  • <thead id="gojiv"><xmp id="gojiv"><ins id="gojiv"></ins>
    <nobr id="gojiv"><sub id="gojiv"></sub></nobr>
    <tbody id="gojiv"><noframes id="gojiv"><small id="gojiv"></small></noframes></tbody>
    <big id="gojiv"></big>
    <thead id="gojiv"><xmp id="gojiv"><thead id="gojiv"></thead>
  • 參數(shù)資料
    型號: A3P060-1FGG144
    廠商: Microsemi SoC
    文件頁數(shù): 184/220頁
    文件大?。?/td> 0K
    描述: IC FPGA 1KB FLASH 60K 144-FBGA
    標(biāo)準(zhǔn)包裝: 160
    系列: ProASIC3
    RAM 位總計(jì): 18432
    輸入/輸出數(shù): 96
    門數(shù): 60000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 70°C
    封裝/外殼: 144-LBGA
    供應(yīng)商設(shè)備封裝: 144-FPBGA(13x13)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁當(dāng)前第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁
    ProASIC3 DC and Switching Characteristics
    2-52
    Revision 13
    1.8 V LVCMOS
    Low-voltage CMOS for 1.8 V is an extension of the LVCMOS standard (JESD8-5) used for general-
    purpose 1.8 V applications. It uses a 1.8 V input buffer and a push-pull output buffer.
    Table 2-66 Minimum and Maximum DC Input and Output Levels
    Applicable to Advanced I/O Banks
    1.8 V
    LVCMOS
    VIL
    VIH
    VOL
    VOH
    IOL IOH IOSL
    IOSH IIL1 IIH2
    Drive
    Strength
    Min.
    V
    Max.,
    V
    Min.
    V
    Max.
    V
    Max.
    V
    Min.
    VmA mA
    Max.
    mA3
    Max.
    mA3 A4 A4
    2 mA
    –0.3
    0.35 * VCCI
    0.65 * VCCI
    1.9
    0.45
    VCCI – 0.45
    2
    11
    9
    10 10
    4 mA
    –0.3
    0.35 * VCCI
    0.65 * VCCI
    1.9
    0.45
    VCCI – 0.45
    4
    22
    17
    10 10
    6 mA
    –0.3
    0.35 * VCCI
    0.65 * VCCI
    1.9
    0.45
    VCCI – 0.45 6
    6
    44
    35
    10 10
    8 mA
    –0.3
    0.35 * VCCI
    0.65 * VCCI
    1.9
    0.45
    VCCI – 0.45
    8
    51
    45
    10 10
    12 mA
    –0.3
    0.35 * VCCI
    0.65 * VCCI
    1.9
    0.45
    VCCI – 0.45 12 12
    74
    91
    10 10
    16 mA
    –0.3
    0.35 * VCCI
    0.65 * VCCI
    1.9
    0.45
    VCCI – 0.45 16 16
    74
    91
    10 10
    Notes:
    1. IIL is the input leakage current per I/O pin over recommended operation conditions where –0.3 V < VIN < VIL.
    2. IIH is the input leakage current per I/O pin over recommended operating conditions VIH < VIN < VCCI. Input current is
    larger when operating outside recommended ranges
    3. Currents are measured at high temperature (100°C junction temperature) and maximum voltage.
    4. Currents are measured at 85°C junction temperature.
    5. Software default selection highlighted in gray.
    Table 2-67 Minimum and Maximum DC Input and Output Levels
    Applicable to Standard Plus I/O I/O Banks
    1.8 V
    LVCMOS
    VIL
    VIH
    VOL
    VOH
    IOL IOH IOSL IOSH IIL1 IIH2
    Drive
    Strength
    Min.
    V
    Max.
    V
    Min.
    V
    Max.
    V
    Max.
    V
    Min.
    VmA mA
    Max.
    mA3
    Max.
    mA3 A4 A4
    2 mA
    –0.3
    0.35 * VCCI 0.65 * VCCI
    3.6
    0.45
    VCCI – 0.45
    2
    11
    9
    10
    4 mA
    –0.3
    0.35 * VCCI 0.65 * VCCI
    3.6
    0.45
    VCCI – 0.45
    4
    22
    17
    10
    6 mA
    –0.3
    0.35 * VCCI 0.65 * VCCI
    3.6
    0.45
    VCCI – 0.45
    6
    44
    35
    10
    8 mA
    –0.3
    0.35 * VCCI 0.65 * VCCI
    3.6
    0.45
    VCCI – 0.45
    8
    44
    35
    10
    Notes:
    1. IIL is the input leakage current per I/O pin over recommended operation conditions where –0.3 V < VIN < VIL.
    2. IIH is the input leakage current per I/O pin over recommended operating conditions VIH < VIN <V CCI. Input current is
    larger when operating outside recommended ranges
    3. Currents are measured at high temperature (100°C junction temperature) and maximum voltage.
    4. Currents are measured at 85°C junction temperature.
    5. Software default selection highlighted in gray.
    相關(guān)PDF資料
    PDF描述
    AT93C56AW-10SU-2.7 IC EEPROM 2KBIT 2MHZ 8SOIC
    A3P060-1FG144 IC FPGA 1KB FLASH 60K 144-FBGA
    RMA49DRSH-S288 CONN EDGECARD 98POS .125 EXTEND
    EP1K10TC100-2 IC ACEX 1K FPGA 10K 100-TQFP
    EP1K10QC208-3 IC ACEX 1K FPGA 10K 208-PQFP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    A3P060-1FGG144ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    A3P060-1FGG144I 功能描述:IC FPGA 1KB FLASH 60K 144-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASIC3 標(biāo)準(zhǔn)包裝:152 系列:IGLOO PLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):792 RAM 位總計(jì):- 輸入/輸出數(shù):120 門數(shù):30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應(yīng)商設(shè)備封裝:289-CSP(14x14)
    A3P060-1FGG144PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    A3P060-1FGG144T 功能描述:IC FPGA 1KB FLASH 60K 144-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASIC3 標(biāo)準(zhǔn)包裝:90 系列:ProASIC3 LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):36864 輸入/輸出數(shù):157 門數(shù):250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應(yīng)商設(shè)備封裝:256-FPBGA(17x17)
    A3P060-1PQ144 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs