參數(shù)資料
型號(hào): XCV812E-6FG404C
廠商: Xilinx, Inc.
英文描述: Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
中文描述: 的Virtex娥內(nèi)存擴(kuò)展1.8伏現(xiàn)場(chǎng)可編程門陣列
文件頁(yè)數(shù): 62/116頁(yè)
文件大?。?/td> 1087K
代理商: XCV812E-6FG404C
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)當(dāng)前第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)
Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
Module 3 of 4
8
www.xilinx.com
1-800-255-7778
DS025-3 (v2.2) July 17, 2002
R
IOB Output Switching Characteristics Standard Adjustments
Output delays terminating at a pad are specified for LVTTL with 12 mA drive and fast slew rate. For other standards, adjust
the delays by the values shown.
Speed Grade
Units
Description
Symbol
Standard
Min
-8
-7
-6
Output Delay Adjustments
Standard-specific adjustments for
output delays terminating at pads
(based on standard capacitive load,
Csl)
T
OLVTTL_S2
T
OLVTTL_S4
T
OLVTTL_S6
T
OLVTTL_S8
T
OLVTTL_S12
T
OLVTTL_S16
T
OLVTTL_S24
T
OLVTTL_F2
T
OLVTTL_F4
T
OLVTTL_F6
T
OLVTTL_F8
T
OLVTTL_F12
T
OLVTTL_F16
T
OLVTTL_F24
T
OLVCMOS_2
T
OLVCMOS_18
T
OLVDS
T
OLVPECL
T
OPCI33_3
T
OPCI66_3
T
OGTL
T
OGTLP
T
OHSTL_I
T
OHSTL_IIII
T
OHSTL_IV
T
OSSTL2_I
T
OSSTL2_II
T
OSSTL3_I
T
OSSTL3_II
T
OCTT
T
OAGP
LVTTL, Slow, 2 mA
4.2
+14.7
+14.7
+14.7
ns
4 mA
2.5
+7.5
+7.5
+7.5
ns
6 mA
1.8
+4.8
+4.8
+4.8
ns
8 mA
1.2
+3.0
+3.0
+3.0
ns
12 mA
1.0
+1.9
+1.9
+1.9
ns
16 mA
0.9
+1.7
+1.7
+1.7
ns
24 mA
0.8
+1.3
+1.3
+1.3
ns
LVTTL, Fast, 2 mA
1.9
+13.1
+13.1
+13.1
ns
4 mA
0.7
+5.3
+5.3
+5.3
ns
6 mA
0.20
+3.1
+3.1
+3.1
ns
8 mA
0.10
+1.0
+1.0
+1.0
ns
12 mA
0.0
0.0
0.0
0.0
ns
16 mA
–0.10
–0.05
–0.05
–0.05
ns
24 mA
–0.10
–0.20
–0.20
–0.20
ns
LVCMOS2
0.10
+0.09
+0.09
+0.09
ns
LVCMOS18
0.10
+0.7
+0.7
+0.7
ns
LVDS
–0.39
–1.2
–1.2
–1.2
ns
LVPECL
–0.20
–0.41
–0.41
–0.41
ns
PCI, 33 MHz, 3.3 V
0.50
+2.3
+2.3
+2.3
ns
PCI, 66 MHz, 3.3 V
0.10
–0.41
–0.41
–0.41
ns
GTL
0.6
+0.49
+0.49
+0.49
ns
GTL+
0.7
+0.8
+0.8
+0.8
ns
HSTL I
0.10
–0.51
–0.51
–0.51
ns
HSTL III
–0.10
–0.91
–0.91
–0.91
ns
HSTL IV
–0.20
–1.01
–1.01
–1.01
ns
SSTL2 I
–0.10
–0.51
–0.51
–0.51
ns
SSTL2 II
–0.20
–0.91
–0.91
–0.91
ns
SSTL3 I
–0.20
–0.51
–0.51
–0.51
ns
SSTL3 II
–0.30
–1.01
–1.01
–1.01
ns
CTT
0.0
–0.61
–0.61
–0.61
ns
AGP
–0.1
–0.91
–0.91
–0.91
ns
相關(guān)PDF資料
PDF描述
XCV812E-6FG404I Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-6FG556C Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-6FG556I Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-6FG560C Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-6FG560I Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV812E-6FG404I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-6FG556C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-6FG556I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-6FG560C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-6FG560I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays