<center id="fe3fx"><div id="fe3fx"><form id="fe3fx"></form></div></center>
<big id="fe3fx"><xmp id="fe3fx">
  • <small id="fe3fx"><menu id="fe3fx"></menu></small>
  • <pre id="fe3fx"></pre>
  • 參數(shù)資料
    型號: XCV300E-6BG432C
    廠商: Xilinx Inc
    文件頁數(shù): 209/233頁
    文件大小: 0K
    描述: IC FPGA 1.8V C-TEMP 432-MBGA
    產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
    標準包裝: 21
    系列: Virtex®-E
    LAB/CLB數(shù): 1536
    邏輯元件/單元數(shù): 6912
    RAM 位總計: 131072
    輸入/輸出數(shù): 316
    門數(shù): 411955
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 432-LBGA,金屬
    供應(yīng)商設(shè)備封裝: 432-MBGA(40x40)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁當前第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
    Virtex-E 1.8 V Field Programmable Gate Arrays
    R
    DS022-3 (v3.0) March 21, 2014
    Module 3 of 4
    Production Product Specification
    17
    — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
    Block RAM Switching Characteristics
    TBUF Switching Characteristics
    JTAG Test Access Port Switching Characteristics
    Speed Grade(1)
    Units
    Description
    Symbol
    Min
    -8
    -7
    -6
    Sequential Delays
    Clock CLK to DOUT output
    TBCKO
    0.63
    2.46
    3.1
    3.5
    ns, max
    Setup and Hold Times before Clock CLK
    ADDR inputs
    TBACK/TBCKA
    0.42 / 0
    0.9 / 0
    1.0 / 0
    1.1 / 0
    ns, min
    DIN inputs
    TBDCK/TBCKD
    0.42 / 0
    0.9 / 0
    1.0 / 0
    1.1 / 0
    ns, min
    EN input
    TBECK/TBCKE
    0.97 / 0
    2.0 / 0
    2.2 / 0
    2.5 / 0
    ns, min
    RST input
    TBRCK/TBCKR
    0.9 / 0
    1.8 / 0
    2.1 / 0
    2.3 / 0
    ns, min
    WEN input
    TBWCK/TBCKW
    0.86 / 0
    1.7 / 0
    2.0 / 0
    2.2 / 0
    ns, min
    Clock CLK
    Minimum Pulse Width, High
    TBPWH
    0.6
    1.2
    1.35
    1.5
    ns, min
    Minimum Pulse Width, Low
    TBPWL
    0.6
    1.2
    1.35
    1.5
    ns, min
    CLKA -> CLKB setup time for different ports
    TBCCS
    1.2
    2.4
    2.7
    3.0
    ns, min
    Notes:
    1.
    A Zero “0” Hold Time listing indicates no hold time or a negative hold time. Negative values can not be guaranteed “best-case”, but
    if a “0” is listed, there is no positive hold time.
    Speed Grade
    Units
    Description
    Symbol
    Min
    -8
    -7
    -6
    Combinatorial Delays
    IN input to OUT output
    TIO
    0.0
    0 .0
    ns, max
    TRI input to OUT output high-impedance
    TOFF
    0.05
    0.092
    0.10
    0.11
    ns, max
    TRI input to valid data on OUT output
    TON
    0.05
    0.092
    0.10
    0.11
    ns, max
    Description
    Symbol
    Value
    Units
    TMS and TDI Setup times before TCK
    TTAPTK
    4.0
    ns, min
    TMS and TDI Hold times after TCK
    TTCKTAP
    2.0
    ns, min
    Output delay from clock TCK to output TDO
    TTCKTDO
    11.0
    ns, max
    Maximum TCK clock frequency
    FTCK
    33
    MHz, max
    相關(guān)PDF資料
    PDF描述
    25A512T-I/ST IC EEPROM 512KBIT 10MHZ 8TSSOP
    SST25WF080-75-4I-SAF IC FLASH SER 8MB 75MHZ SPI 8SOIC
    XC4VLX15-12SFG363C IC FPGA VIRTEX-4 LX 15K 363FCBGA
    XC6SLX150-L1FGG676I IC FPGA SPARTAN 6 147K 676FGGBGA
    24LC512-E/ST14 IC EEPROM 512KBIT 400KHZ 14TSSOP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    XCV300E6BG432I 制造商:Xilinx 功能描述:_
    XCV300E-6BG432I 功能描述:IC FPGA 1.8V I-TEMP 432-MBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV300E-6CS144C 制造商:XILINX 制造商全稱:XILINX 功能描述:Field Programmable Gate Arrays
    XCV300E-6CS144I 制造商:XILINX 制造商全稱:XILINX 功能描述:Field Programmable Gate Arrays
    XCV300E-6FG204C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virte -E 1.8 V Field Programmable Gate Arrays