
STD80/STDM80
3-492
SEC ASIC
MX2X4
4-Bit 2 > 1 Non-Inverting MUX
Switching Characteristics
STDM80 MX2X4
(Typical process, 25
°
C, 3.3V, t
R
/t
F
= 0.39ns, SL: Standard Load)
(Continued)
Path
Parameter
Delay [ns]
SL = 2
Delay Equations [ns]
Group1*
0.35 + 0.040*SL
0.45 + 0.057*SL
0.15 + 0.067*SL
0.18 + 0.081*SL
0.34 + 0.040*SL
0.46 + 0.057*SL
0.15 + 0.068*SL
0.18 + 0.082*SL
0.52 + 0.042*SL
0.53 + 0.056*SL
0.18 + 0.065*SL
0.18 + 0.081*SL
0.35 + 0.040*SL
0.46 + 0.056*SL
0.15 + 0.068*SL
0.18 + 0.082*SL
0.35 + 0.040*SL
0.46 + 0.057*SL
0.15 + 0.068*SL
0.18 + 0.081*SL
0.52 + 0.042*SL
0.53 + 0.057*SL
0.18 + 0.066*SL
0.19 + 0.081*SL
0.35 + 0.040*SL
0.46 + 0.056*SL
0.15 + 0.068*SL
0.18 + 0.082*SL
0.35 + 0.040*SL
0.46 + 0.056*SL
0.15 + 0.069*SL
0.18 + 0.082*SL
0.52 + 0.041*SL
0.53 + 0.057*SL
0.18 + 0.065*SL
0.19 + 0.081*SL
0.35 + 0.040*SL
0.46 + 0.056*SL
0.15 + 0.067*SL
0.18 + 0.082*SL
Group2*
0.36 + 0.035*SL
0.48 + 0.048*SL
0.15 + 0.069*SL
0.18 + 0.079*SL
0.36 + 0.035*SL
0.48 + 0.048*SL
0.15 + 0.069*SL
0.18 + 0.079*SL
0.54 + 0.035*SL
0.56 + 0.049*SL
0.18 + 0.066*SL
0.19 + 0.078*SL
0.36 + 0.035*SL
0.48 + 0.049*SL
0.15 + 0.069*SL
0.19 + 0.079*SL
0.36 + 0.035*SL
0.49 + 0.048*SL
0.15 + 0.069*SL
0.19 + 0.079*SL
0.54 + 0.035*SL
0.56 + 0.049*SL
0.18 + 0.067*SL
0.20 + 0.078*SL
0.36 + 0.035*SL
0.48 + 0.049*SL
0.15 + 0.069*SL
0.19 + 0.079*SL
0.36 + 0.035*SL
0.49 + 0.049*SL
0.15 + 0.068*SL
0.19 + 0.079*SL
0.54 + 0.036*SL
0.56 + 0.048*SL
0.18 + 0.067*SL
0.20 + 0.078*SL
0.36 + 0.035*SL
0.48 + 0.049*SL
0.15 + 0.069*SL
0.19 + 0.079*SL
Group3*
0.37 + 0.033*SL
0.50 + 0.045*SL
0.14 + 0.071*SL
0.17 + 0.080*SL
0.37 + 0.033*SL
0.51 + 0.045*SL
0.13 + 0.071*SL
0.18 + 0.080*SL
0.55 + 0.034*SL
0.58 + 0.045*SL
0.15 + 0.070*SL
0.18 + 0.080*SL
0.38 + 0.033*SL
0.51 + 0.045*SL
0.14 + 0.070*SL
0.18 + 0.080*SL
0.37 + 0.033*SL
0.51 + 0.045*SL
0.14 + 0.071*SL
0.18 + 0.080*SL
0.55 + 0.033*SL
0.58 + 0.045*SL
0.16 + 0.070*SL
0.19 + 0.080*SL
0.38 + 0.033*SL
0.51 + 0.045*SL
0.14 + 0.071*SL
0.18 + 0.080*SL
0.37 + 0.034*SL
0.51 + 0.045*SL
0.14 + 0.071*SL
0.18 + 0.080*SL
0.55 + 0.033*SL
0.58 + 0.045*SL
0.16 + 0.070*SL
0.19 + 0.080*SL
0.37 + 0.034*SL
0.50 + 0.045*SL
0.14 + 0.071*SL
0.18 + 0.080*SL
D00 to Y0
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
0.43
0.57
0.29
0.34
0.42
0.57
0.29
0.34
0.60
0.65
0.31
0.35
0.43
0.57
0.29
0.34
0.43
0.58
0.29
0.34
0.60
0.65
0.31
0.35
0.43
0.57
0.29
0.34
0.43
0.58
0.29
0.34
0.60
0.65
0.31
0.35
0.43
0.57
0.29
0.34
D10 to Y0
S to Y0
D01 to Y1
D11 to Y1
S to Y1
D02 to Y2
D12 to Y2
S to Y2
D03 to Y3
*Group1 : SL < 3, *Group2 : 3 =
<