參數(shù)資料
型號: SN74ALVC3651PCB
廠商: Texas Instruments, Inc.
英文描述: 2048 】 36 SYNCHRONOUS FIRST-IN, FIRST-OUT MEMORY
中文描述: 2048】36 SYNCHRONOU仛先入先出存儲器
文件頁數(shù): 16/26頁
文件大?。?/td> 383K
代理商: SN74ALVC3651PCB
SN74ALVC3651
2048
×
36
SYNCHRONOUS FIRST-IN, FIRST-OUT MEMORY
SDMS025A – OCTOBER 1999 – REVISED DECEMBER 1999
16
POST OFFICE BOX 655303
DALLAS, TEXAS 75265
(X + 1) Words in FIFO
ììììì
ììììì
CLKA
AE
ENB
ENA
tsu(EN)
tsk(2)
tpd(C-AE)
X Words in FIFO
1
CLKB
2
tpd(C-AE)
th(EN)
ìììì
ìììì
tsk(2) is the minimum time between a rising CLKA edge and a rising CLKB edge for AE to transition high in the next CLKB cycle. If the time
between the rising CLKA edge and rising CLKB edge is less than tsk(2), then AE can transition high one CLKB cycle later than shown.
NOTE A: FIFO write (CSA = L, W/RA = H, MBA = L), FIFO read (CSB = L, W/RB = H, MBB = L)
Figure 8. Timing for AE When FIFO Is Almost Empty
(2048 – Y) Words in FIFO
tpd(C-AF)
tpd(C-AF)
tsu(EN)
ììììì
CLKA
AF
ENB
ENA
tsu(EN)
th(EN)
[2048 – (Y + 1)] Words in FIFO
th(EN)
tsk(2)
1
2
ìììì
CLKB
tsk(2) is the minimum time between a rising CLKA edge and a rising CLKB edge for AF to transition high in the next CLKA cycle. If the time
between the rising CLKB edge and rising CLKA edge is less than tsk(2), then AF can transition high one CLKA cycle later than shown.
NOTE A: FIFO write (CSA = L, W/RA = H, MBA = L), FIFO read (CSB = L, W/RB = H, MBB = L)
Figure 9. Timing for AF When FIFO Is Almost Full
相關(guān)PDF資料
PDF描述
SN74ALVC3651PQ 2048 】 36 SYNCHRONOUS FIRST-IN, FIRST-OUT MEMORY
SN74ALVC7803DL 512 】 18 CLOCKED FIRST-IN, FIRST-OUT MEMORY
SN74ALVC7804DL 512 】 18 FIRST-IN, FIRST-OUT MEMORY
SN74ALVC7805DL 256 】 18 LOW-POWER CLOCKED FIRST-IN, FIRST-OUT MEMORY
SN74ALVC7806DL 256 】 18 LOW-POWER FIRST-IN, FIRST-OUT MEMORY
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SN74ALVC7803-20DL 功能描述:先進(jìn)先出 3.3V ABT 16-Bit Buff/Drv W/3-St Otpt RoHS:否 制造商:IDT 電路數(shù)量: 數(shù)據(jù)總線寬度:18 bit 總線定向:Unidirectional 存儲容量:4 Mbit 定時(shí)類型:Synchronous 組織:256 K x 18 最大時(shí)鐘頻率:100 MHz 訪問時(shí)間:10 ns 電源電壓-最大:3.6 V 電源電壓-最小:6 V 最大工作電流:35 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-80 封裝:
SN74ALVC7803-20DLR 功能描述:先進(jìn)先出 512 x 18 3.3-V Synch 先進(jìn)先出 Memory RoHS:否 制造商:IDT 電路數(shù)量: 數(shù)據(jù)總線寬度:18 bit 總線定向:Unidirectional 存儲容量:4 Mbit 定時(shí)類型:Synchronous 組織:256 K x 18 最大時(shí)鐘頻率:100 MHz 訪問時(shí)間:10 ns 電源電壓-最大:3.6 V 電源電壓-最小:6 V 最大工作電流:35 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-80 封裝:
SN74ALVC7803-25DL 功能描述:先進(jìn)先出 16-Bit Buffer/Driver With 3-State Outputs RoHS:否 制造商:IDT 電路數(shù)量: 數(shù)據(jù)總線寬度:18 bit 總線定向:Unidirectional 存儲容量:4 Mbit 定時(shí)類型:Synchronous 組織:256 K x 18 最大時(shí)鐘頻率:100 MHz 訪問時(shí)間:10 ns 電源電壓-最大:3.6 V 電源電壓-最小:6 V 最大工作電流:35 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-80 封裝:
SN74ALVC7803-25DLR 功能描述:先進(jìn)先出 512 x 18 3.3-V Synch 先進(jìn)先出 Memory RoHS:否 制造商:IDT 電路數(shù)量: 數(shù)據(jù)總線寬度:18 bit 總線定向:Unidirectional 存儲容量:4 Mbit 定時(shí)類型:Synchronous 組織:256 K x 18 最大時(shí)鐘頻率:100 MHz 訪問時(shí)間:10 ns 電源電壓-最大:3.6 V 電源電壓-最小:6 V 最大工作電流:35 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-80 封裝:
SN74ALVC7803-40DL 功能描述:先進(jìn)先出 16-Bit Bus Trnscvr With 3-State Outputs RoHS:否 制造商:IDT 電路數(shù)量: 數(shù)據(jù)總線寬度:18 bit 總線定向:Unidirectional 存儲容量:4 Mbit 定時(shí)類型:Synchronous 組織:256 K x 18 最大時(shí)鐘頻率:100 MHz 訪問時(shí)間:10 ns 電源電壓-最大:3.6 V 電源電壓-最小:6 V 最大工作電流:35 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-80 封裝: