
Rev. 2.0, 09/02, page 492 of 732
Table 17.5 SH7144 Multiplexed Pins (Port E)
Port
Function 1
(Related Module)
Function 2
(Related Module)
Function 3
(Related Module)
Function 4
(Related Module)
E
PE0 I/O port
TIOC0A I/O (MTU)
DREQ0
input (DMAC)
TMS input (H-UDI)
*
PE1 I/O port
TIOC0B I/O (MTU)
DRAK0 output (DMAC)
TRST
input (H-UDI)
*
PE2 I/O port
TIOC0C I/O (MTU)
DREQ1
input (DMAC)
TDI input (H-UDI)
*
PE3 I/O port
TIOC0D I/O (MTU)
DRAK1 output (DMAC)
TDO output (H-UDI)
*
PE4 I/O port
TIOC1A I/O (MTU)
RXD3 input (SCI)
TCK input (H-UDI)
*
PE5 I/O port
TIOC1B I/O (MTU)
TXD3 output (SCI)
PE6 I/O port
TIOC2A I/O (MTU)
SCK3 I/O (SCI)
PE7 I/O port
TIOC2B I/O (MTU)
RXD2 input (SCI)
PE8 I/O port
TIOC3A I/O (MTU)
SCK2 I/O (SCI)
PE9 I/O port
TIOC3B I/O (MTU)
SCK3 I/O (SCI)
PE10 I/O port
TIOC3C I/O (MTU)
TXD2 output (SCI)
PE11 I/O port
TIOC3D I/O (MTU)
RXD3 input (SCI)
PE12 I/O port
TIOC4A I/O (MTU)
TXD3 output (SCI)
PE13 I/O port
TIOC4B I/O (MTU)
MRES
input (INTC)
PE14 I/O port
TIOC4C I/O (MTU)
DACK0 output (DMAC)
PE15 I/O port
TIOC4D I/O (MTU)
DACK1 output (DMAC)
IRQOUT
output (INTC)
Note:
*
F-ZTAT only.
Table 17.6 SH7144 Multiplexed Pins (Port F)
Port
Function 1
(Related Module)
Function 2
(Related Module)
Function 3
(Related Module)
Function 4
(Related Module)
F
PF0 input (port)
AN0 input (A/D)
PF1 input (port)
AN1 input (A/D)
PF2input (port)
AN2 input (A/D)
PF3 input (port)
AN3 input (A/D)
PF4 input (port)
AN4 input (A/D)
PF5 input (port)
AN5 input (A/D)
PF6 input (port)
AN6 input (A/D)
PF7 input (port)
AN7 input (A/D)