參數(shù)資料
型號(hào): LM3S101
廠商: Electronic Theatre Controls, Inc.
英文描述: Microcontroller
中文描述: 微控制器
文件頁數(shù): 184/284頁
文件大小: 1774K
代理商: LM3S101
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁當(dāng)前第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁
LM3S101 Data Sheet
March 22, 2006
184
Preliminary
The receive logic performs serial-to-parallel conversion on the received bit stream after a valid
start pulse has been detected. Overrun, parity, frame error checking, and line-break detection are
also performed, and their status accompanies the data that is written to the receive FIFO.
Figure 11-2.
UART Character Frame
11.2.2
Baud-Rate Generation
The baud-rate divisor is a 22-bit number consisting of a 16-bit integer and a 6-bit fractional part.
The number formed by these two values is used by the baud-rate generator to determine the bit
period. Having a fractional baud-rate divider allows the UART to generate all the standard baud
rates.
The 16-bit integer is loaded through the
UART Integer Baud-Rate Divisor (UARTIBRD)
register
(see page 195) and the 6-bit fractional part is loaded with the
UART Fractional Baud-Rate
Divisor (UARTFBRD)
register (see page 196). The baud-rate divisor has the following
relationship to the system clock:
BRD (Baud-Rate Divisor) = BRDI + BRDF = SysClk / (16 * Baud Rate)
Where
BRDI
is the integer part of the BRD and
BRDF
is the fractional part, separated by a decimal
place.
The 6-bit fractional number (that is to be loaded into the
DIVFRAC
bit field in the
UARTFBRD
register) can be calculated by taking the fractional part of the baud-rate divisor, multiplying it by 64,
and adding 0.5 to account for rounding errors:
UARTFBRD[DIVFRAC] = integer(BRDF * 64 + 0.5)
The UART generates an internal baud-rate reference clock at 16x the baud-rate (referred to as
Baud16
). This reference clock is divided by 16 to generate the transmit clock, and is used for
error detection during receive operations.
Along with the
UART Line Control, High Byte (UARTLCRH)
register (see page 197), the
UARTIBRD
and
UARTFBRD
registers form an internal 30-bit register. This internal register is only
updated when a write operation to
UARTLCRH
is performed, so any changes to the baud-rate
divisor must be followed by a write to the
UARTLCRH
register for the changes to take effect.
To update the baud-rate registers, there are four possible sequences:
UARTIBRD
write,
UARTFBRD
write, and
UARTLCRH
write
UARTFBRD
write,
UARTIBRD
write, and
UARTLCRH
write
UARTIBRD
write and
UARTLCRH
write
UARTFBRD
write and
UARTLCRH
write
11.2.3
Data Transmission
Data received or transmitted is stored in two 16-byte FIFOs, though the receive FIFO has an extra
four bits per character for status information. For transmission, data is written into the transmit
FIFO. If the UART is enabled, it causes a data frame to start transmitting with the parameters
1
0
5-8 data bits
LSB
MSB
Parity bit
if enabled
1-2
stop bits
UnTX
n
Start
相關(guān)PDF資料
PDF描述
LM4040D82IDCKR PRECISION MICROPOWER SHUNT VOLTAGE REFERENCE
LM4040 PRECISION MICROPOWER SHUNT VOLTAGE REFERENCE
LM4040DIM7-2.5 Precision Micropower Shunt Voltage Reference
LM4040EIM7-2.5 Precision Micropower Shunt Voltage Reference
LM4040EIM3X-2.5 Precision Micropower Shunt Voltage Reference
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LM3S101_0610 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Microcontroller
LM3S101-CRN20 功能描述:ARM微控制器 - MCU MICROCONTROLLER RoHS:否 制造商:STMicroelectronics 核心:ARM Cortex M4F 處理器系列:STM32F373xx 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:72 MHz 程序存儲(chǔ)器大小:256 KB 數(shù)據(jù) RAM 大小:32 KB 片上 ADC:Yes 工作電源電壓:1.65 V to 3.6 V, 2 V to 3.6 V, 2.2 V to 3.6 V 工作溫度范圍:- 40 C to + 85 C 封裝 / 箱體:LQFP-48 安裝風(fēng)格:SMD/SMT
LM3S101-CRN20-XNPP 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Microcontroller
LM3S101-CRN20-XNPR 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Microcontroller
LM3S101-CRN20-XNPT 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Microcontroller